摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·研究背景 | 第7页 |
·信道编码技术 | 第7-8页 |
·中继技术 | 第8-12页 |
·分集技术 | 第8-9页 |
·协作技术 | 第9-11页 |
·网络编码技术 | 第11-12页 |
·本文结构安排 | 第12-13页 |
第二章 Turbo 码在协作通信系统中的应用 | 第13-25页 |
·Turbo 编码 | 第13-15页 |
·分量码编码器 | 第13-14页 |
·交织器 | 第14页 |
·打孔操作 | 第14-15页 |
·收尾操作 | 第15页 |
·点对点信道下的 Turbo 码系统 | 第15-17页 |
·码长分析 | 第15-16页 |
·码率分析 | 第16-17页 |
·中继信道下分布式 Turbo 码 | 第17-18页 |
·MARC 下基于 Turbo 码的 JNCC 系统模型 | 第18-24页 |
·传输策略 | 第19-20页 |
·中继转发方案 | 第20页 |
·基站译码算法 | 第20-22页 |
·基于打孔和调制的性能对比 | 第22-24页 |
·本章小结 | 第24-25页 |
第三章 适合硬件实现的 Turbo 码译码算法 | 第25-39页 |
·Turbo 译码 | 第25-30页 |
·MAP 算法 | 第26-27页 |
·Log-MAP 算法 | 第27-28页 |
·Max-Log-MAP 算法 | 第28-29页 |
·迭代分析 | 第29-30页 |
·译码算法分析 | 第30页 |
·适用于硬件实现的修正 Max-Log-MAP 算法 | 第30-38页 |
·高基 Trellis | 第31-33页 |
·ACS 分级 | 第33-34页 |
·ACS 重构 | 第34-35页 |
·修正的 Max-Log-Map 算法 | 第35-38页 |
·优势对比 | 第38页 |
·本章小结 | 第38-39页 |
第四章 协作通信系统 FPGA 实现 | 第39-57页 |
·FPGA 及开发设计与运行环境简介 | 第39页 |
·硬件演示平台 | 第39-40页 |
·移动台和中继的 FPGA 实现 | 第40-43页 |
·移动台 FPGA 实现 | 第40-41页 |
·中继 FPGA 实现 | 第41-43页 |
·基站设计与 FPGA 实现 | 第43-56页 |
·基站顶层设计 | 第43-44页 |
·量化分析 | 第44-47页 |
·滑窗分析 | 第47-49页 |
·SISO 译码器设计 | 第49-50页 |
·基站 FPGA 实现 | 第50-52页 |
·Turbo 译码器 FPGA 实现 | 第52-56页 |
·与传统 Turbo 译码器对比 | 第56页 |
·本章小结 | 第56-57页 |
第五章 总结与展望 | 第57-59页 |
致谢 | 第59-61页 |
参考文献 | 第61-64页 |
研究成果 | 第64-65页 |