高性能混合计算协处理器计算内核的研究与实现
摘要 | 第1-5页 |
Abstract | 第5-6页 |
目录 | 第6-8页 |
1 绪论 | 第8-16页 |
·研究背景 | 第8-11页 |
·国内外研究现状 | 第11-14页 |
·本文研究内容 | 第14-15页 |
·论文结构 | 第15-16页 |
2 基于 ESCA 的计算内核体系结构 | 第16-30页 |
·混合计算系统及 ESCA 芯片介绍 | 第16-20页 |
·计算内核体系结构 | 第20-24页 |
·计算内核指令集 | 第24-29页 |
·本章小结 | 第29-30页 |
3 控制及存储部分设计 | 第30-42页 |
·接口设定 | 第30-31页 |
·计算内核控制部分设计 | 第31-38页 |
·通用寄存器设计 | 第38-41页 |
·本章小结 | 第41-42页 |
4 运算单元设计 | 第42-60页 |
·整型算术逻辑运算单元 | 第43-45页 |
·整型乘累加单元 | 第45-49页 |
·浮点融合乘累加单元 | 第49-55页 |
·浮点除法单元 | 第55-59页 |
·本章小结 | 第59-60页 |
5 验证与评估 | 第60-66页 |
·计算内核验证 | 第60-62页 |
·计算内核评估 | 第62-65页 |
·本章小结 | 第65-66页 |
6 结束语 | 第66-68页 |
·本文工作总结 | 第66-67页 |
·后续研究展望 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-75页 |
附录 1 攻读硕士学位期间发表或录用的论文 | 第75页 |