首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

高性能混合计算协处理器计算内核的研究与实现

摘要第1-5页
Abstract第5-6页
目录第6-8页
1 绪论第8-16页
   ·研究背景第8-11页
   ·国内外研究现状第11-14页
   ·本文研究内容第14-15页
   ·论文结构第15-16页
2 基于 ESCA 的计算内核体系结构第16-30页
   ·混合计算系统及 ESCA 芯片介绍第16-20页
   ·计算内核体系结构第20-24页
   ·计算内核指令集第24-29页
   ·本章小结第29-30页
3 控制及存储部分设计第30-42页
   ·接口设定第30-31页
   ·计算内核控制部分设计第31-38页
   ·通用寄存器设计第38-41页
   ·本章小结第41-42页
4 运算单元设计第42-60页
   ·整型算术逻辑运算单元第43-45页
   ·整型乘累加单元第45-49页
   ·浮点融合乘累加单元第49-55页
   ·浮点除法单元第55-59页
   ·本章小结第59-60页
5 验证与评估第60-66页
   ·计算内核验证第60-62页
   ·计算内核评估第62-65页
   ·本章小结第65-66页
6 结束语第66-68页
   ·本文工作总结第66-67页
   ·后续研究展望第67-68页
致谢第68-69页
参考文献第69-75页
附录 1 攻读硕士学位期间发表或录用的论文第75页

论文共75页,点击 下载论文
上一篇:MapReduce故障恢复机制设计与实现
下一篇:瓦记录磁盘写特征研究与优化设计