高性能频率合成技术研究与应用
摘要 | 第1-6页 |
ABSTRACT | 第6-12页 |
第一章 绪论 | 第12-21页 |
·频率合成技术的发展 | 第12-14页 |
·微波、毫米波频率合成技术的发展 | 第14-18页 |
·本文主要工作 | 第18-19页 |
·本论文的结构安排 | 第19-21页 |
第二章 频率合成技术的基础理论 | 第21-46页 |
·相位噪声的定义及其表示方式 | 第21-30页 |
·相位噪声的定义 | 第21-26页 |
·相位噪声的表示方式 | 第26-29页 |
·相位噪声的性质 | 第29-30页 |
·基本的频率合成技术方法 | 第30-36页 |
·直接模拟频率合成技术 | 第30-31页 |
·间接模拟频率合成技术 | 第31-33页 |
·直接数字频率合成(DDFS) | 第33-36页 |
·混合频率合成技术 | 第36页 |
·频率合成器性能指标分析 | 第36-44页 |
·锁相环相位噪声及杂散分析 | 第37-40页 |
·DDFS 指标参数分析 | 第40-42页 |
·混频器的相噪及杂散分析 | 第42-43页 |
·分频器杂散 | 第43-44页 |
·频率合成器的其他性能指标 | 第44-45页 |
·本章小结 | 第45-46页 |
第三章 高性能锁相频率合成研究和应用 | 第46-64页 |
·问题的提出 | 第46-47页 |
·锁相频率合成器相位噪声性能分析 | 第47-48页 |
·宽相对覆盖、低相噪的捷变频锁相频率合成方法 | 第48页 |
·测试系统设计与实现 | 第48-63页 |
·方案选择 | 第49-51页 |
·器件选择 | 第51-52页 |
·系统参数设置 | 第52-57页 |
·混频器的参数设置 | 第52页 |
·10GHZ 点频参考频率源设计 | 第52-53页 |
·点频信号源PLL2参数设置 | 第53-55页 |
·锁相环PLL1环路参数设计 | 第55页 |
·PLL1等效压控增益的补偿方法 | 第55-57页 |
·原理图和PCB 绘制 | 第57-61页 |
·实测结果分析 | 第61页 |
·相位噪声测试 | 第61页 |
·杂散测试 | 第61页 |
·变频时间测试 | 第61-62页 |
·结果分析 | 第62-63页 |
·本章小结 | 第63-64页 |
第四章 高性能混合频率合成研究与应用 | 第64-87页 |
·DDFS+PLL 组合系统方案及性能分析 | 第64-68页 |
·DDFS 作为锁相环鉴相器输入信号 | 第65-66页 |
·DDFS 作为锁相环环路分频器方案 | 第66页 |
·PLL 与DDFS 环内混频方案 | 第66-67页 |
·PLL 与DDFS 环外混频方案 | 第67-68页 |
·设计混合频率合成器的基本原则 | 第68-69页 |
·三重调节频率合成器的低杂散算法 | 第69-77页 |
·算法结构 | 第69-71页 |
·DDFS 的DAC 非线性特性杂散 | 第71页 |
·最优三重调节组合的确定 | 第71-74页 |
·改进三重调节算法 | 第74-77页 |
·多重调节微波毫米波频率合成方案 | 第77页 |
·测试系统设计与实现 | 第77-85页 |
·DDFS 电路设计 | 第78-79页 |
·锁相环电路设计 | 第79-82页 |
·可变分频比和环路分频比控制 | 第82页 |
·单片机电路设计 | 第82-83页 |
·毫米波电路设计 | 第83-84页 |
·测试结果与分析 | 第84-85页 |
·本章小结 | 第85-87页 |
第五章 高性能毫米波全相参频率合成器的研制 | 第87-113页 |
·问题的提出 | 第87-89页 |
·系统功能 | 第87-88页 |
·指标要求 | 第88-89页 |
·系统分析和设计方案 | 第89-92页 |
·系统分析 | 第89-90页 |
·频率配置关系规划 | 第90-91页 |
·系统方案 | 第91-92页 |
·系统性能指标设计 | 第92-95页 |
·系统相噪指标 | 第92-94页 |
·系统杂散指标 | 第94页 |
·变频时间 | 第94页 |
·其它相关指标 | 第94-95页 |
·关键电路的研制 | 第95-105页 |
·DDFS 功能模块 | 第95-99页 |
·DDFS 器件的指标考虑 | 第95-96页 |
·线性调频信号的产生 | 第96-98页 |
·跳频信号本振源的实现 | 第98-99页 |
·DDFS 电路设计要点 | 第99页 |
·变频电路功能模块. | 第99-100页 |
·变频交调杂散抑制 | 第99-100页 |
·变频电路设计要点 | 第100页 |
·倍频分频电路模块 | 第100-103页 |
·倍频电路实现 | 第100-102页 |
·毫米波倍频链路实现 | 第102页 |
·分频电路实现 | 第102-103页 |
·控制电路的实现与调试 | 第103-105页 |
·系统测试结果及分析 | 第105-112页 |
·系统实物照片 | 第105-106页 |
·系统测试结果 | 第106-112页 |
·线性调频信号的测量 | 第107页 |
·相噪和杂散测试 | 第107-109页 |
·跳频时间测试 | 第109-110页 |
·激励信号峰值功率测试 | 第110页 |
·毫米波线性调频信号测量 | 第110-112页 |
·本章小结 | 第112-113页 |
第六章 高性能数字频率合成技术研究与实现 | 第113-132页 |
·无相位截断杂散DDFS 结构分析与实现 | 第113-124页 |
·无相位截断杂散DDFS 理论分析 | 第114-121页 |
·实验电路模块的实现 | 第121页 |
·无相位截断杂散DDFS 结构仿真与测试结果 | 第121-124页 |
·阵列DDFS 系统研究与设计 | 第124-130页 |
·级联DDFS 系统分析与研究 | 第124-125页 |
·并联DDFS 系统分析与研究 | 第125-130页 |
·并联DDFS 理论分析 | 第125-127页 |
·并联DDFS 对相位截断杂散的抑制 | 第127-129页 |
·并联DDFS 测试仿真 | 第129-130页 |
·阵列DDFS 系统分析与研究 | 第130页 |
·本章小结 | 第130-132页 |
第七章 结论 | 第132-135页 |
·本文的主要贡献 | 第132-133页 |
·下一步工作的展望 | 第133-135页 |
致谢 | 第135-136页 |
参考文献 | 第136-145页 |
攻博期间取得的研究成果 | 第145-146页 |
攻博期间参与和主持的科研项目 | 第146-147页 |