面向LTE-A信道码的多核并行译码研究
摘要 | 第1-5页 |
ABSTRACT | 第5-14页 |
第一章 绪论 | 第14-24页 |
·研究背景与现状 | 第14-17页 |
·理论基础与平台 | 第17-21页 |
·课题来源与意义 | 第21-22页 |
·本文内容与安排 | 第22-24页 |
第二章 咬尾卷积码多核并行译码研究 | 第24-38页 |
·面向 LTE-A 的咬尾卷积码 | 第24-25页 |
·咬尾卷积码译码算法推导 | 第25-30页 |
·循环 Viterbi 算法(CVA) | 第26-27页 |
·环绕 Viterbi 算法(WAVA) | 第27-28页 |
·双向 Viterbi 算法(BVA) | 第28-30页 |
·并行译码算法分析及仿真 | 第30-34页 |
·BVA 译码算法仿真及并行性分析 | 第31-33页 |
·咬尾卷积码的多核并行译码架构 | 第33-34页 |
·咬尾卷积码的多核并行译码 | 第34-37页 |
·咬尾卷积码的多核并行译码实现 | 第34-36页 |
·咬尾卷积码的多核并行译码验证 | 第36-37页 |
·本章小结 | 第37-38页 |
第三章 Turbo 码译码算法研究及仿真 | 第38-57页 |
·面向 LTE-A 的 Turbo 码 | 第38-40页 |
·Turbo 编码与译码原理 | 第40-44页 |
·Turbo 码原理 | 第40-41页 |
·BCJR 算法推导 | 第41-44页 |
·Turbo 码译码算法推导 | 第44-53页 |
·标准 MAP 算法 | 第45-48页 |
·Log-MAP 算法 | 第48-50页 |
·Max-Log-MAP 算法 | 第50-51页 |
·滑动窗技术 | 第51-53页 |
·Turbo 码译码算法仿真 | 第53-56页 |
·Turbo 译码算法性能仿真 | 第53-54页 |
·Turbo 译码算法定点设计 | 第54-56页 |
·本章小结 | 第56-57页 |
第四章 Turbo 码的多核并行译码研究 | 第57-72页 |
·Turbo 码的多核并行译码方案 | 第57-63页 |
·Turbo 码的多核并行译码架构 | 第57-61页 |
·QPP 并行化交织器的设计推导 | 第61-63页 |
·Turbo 码的多核并行译码仿真 | 第63-65页 |
·Turbo 码的多核并行译码算法 | 第63-65页 |
·Turbo 码的多核并行译码性能 | 第65页 |
·Turbo 码的多核并行译码系统 | 第65-71页 |
·Turbo 码的多核并行译码实现 | 第66-69页 |
·Turbo 码的多核并行译码验证 | 第69-71页 |
·本章小结 | 第71-72页 |
第五章 全文总结与展望 | 第72-74页 |
·全文总结 | 第72-73页 |
·工作展望 | 第73-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-78页 |
攻读硕士期间的研究成果 | 第78-79页 |