AVS编码器关键模块的硬件实现
摘要 | 第1-5页 |
ABSTRACT | 第5-11页 |
第一章 绪论 | 第11-21页 |
·引言 | 第11页 |
·视频压缩编码标准简介 | 第11-13页 |
·AVS标准的关键技术 | 第13-17页 |
·帧内预测 | 第13-14页 |
·帧间预测 | 第14-16页 |
·整数变换量化 | 第16页 |
·熵编码 | 第16-17页 |
·环路滤波 | 第17页 |
·VIRTEX-4平台简介 | 第17页 |
·仿真环境 | 第17-19页 |
·本文的主要工作以及组织结构 | 第19-21页 |
第二章 AVS编码器的系统架构 | 第21-35页 |
·AVS编码器的整体设计 | 第21-22页 |
·UAMAP帧结构 | 第22-23页 |
·AVS各模块的接口部分 | 第23-35页 |
·帧内预测模块 | 第24-25页 |
·RDQIIR模块 | 第25-27页 |
·熵编码模块 | 第27-28页 |
·插值模块 | 第28-29页 |
·环路滤波模块 | 第29-31页 |
·运动搜索模块 | 第31-35页 |
第三章 计算模块的FPGA实现 | 第35-63页 |
·残差/重构 | 第35-36页 |
·DCT/IDCT变换 | 第36-46页 |
·算法分析 | 第37-39页 |
·DCT变换的FPGA实现 | 第39-43页 |
·IDCT变换的FPGA实现 | 第43-44页 |
·DCT/IDCT的仿真结果 | 第44-46页 |
·量化/反量化部分 | 第46-50页 |
·原理简介 | 第46-47页 |
·量化/反量化的FPGA实现 | 第47-49页 |
·量化/反量化的的仿真结果 | 第49-50页 |
·RDQⅡR模块整体实现 | 第50-53页 |
·环路滤波 | 第53-63页 |
·算法分析 | 第53-57页 |
·环路滤波的FPGA实现 | 第57-61页 |
·环路滤波的仿真结果 | 第61-63页 |
第四章 熵编码模块的FPGA实现 | 第63-91页 |
·头信息 | 第63-67页 |
·序列头信息 | 第63-65页 |
·图像头信息、条带头信息 | 第65-67页 |
·宏块数据的熵编码设计 | 第67-87页 |
·算法分析 | 第68-71页 |
·子块熵编码的FPGA实现 | 第71-72页 |
·Zig-zag扫描 | 第72-74页 |
·游程编码 | 第74-77页 |
·码表查询以及切换 | 第77-82页 |
·码字的计算 | 第82页 |
·指数哥伦布编码 | 第82-85页 |
·码流连接 | 第85-87页 |
·综合仿真结果 | 第87-91页 |
第五章 Ⅰ帧综合仿真验证 | 第91-95页 |
第六章 总结与展望 | 第95-97页 |
·课题总结 | 第95页 |
·后续工作展望 | 第95-97页 |
参考文献 | 第97-101页 |
致谢 | 第101-103页 |
攻读研究生期间发表过的论文 | 第103页 |