基于达芬奇技术的智能视频分析系统硬件设计
摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第1章 绪论 | 第10-16页 |
·本课题的研究背景和意义 | 第10-12页 |
·智能视频监控的发展现状 | 第10-11页 |
·达芬奇技术概述 | 第11-12页 |
·本课题的来源 | 第12-13页 |
·本论文完成的工作 | 第13-14页 |
·本章小结 | 第14-16页 |
第2章 智能视频监控系统总体设计 | 第16-24页 |
·智能视频监控系统总体方案 | 第16-18页 |
·系统主要元器件选型 | 第18-19页 |
·系统硬件电路总体设计 | 第19-21页 |
·系统技术参数 | 第19-20页 |
·系统硬件总体设计 | 第20-21页 |
·传输协议 | 第21-22页 |
·视频压缩编码标准 | 第22页 |
·本章小结 | 第22-24页 |
第3章 TMS320DM6437结构特点与功能 | 第24-46页 |
·TMS320DM6437概述 | 第24-25页 |
·DSP子系统 | 第25-33页 |
·DSP子系统概述 | 第25-26页 |
·TMS320C64X+模块 | 第26-29页 |
·存储器映射 | 第29-30页 |
·电源管理 | 第30-31页 |
·复位、中断和启动模式 | 第31-33页 |
·系统时钟 | 第33-34页 |
·视频处理子系统(VPSS) | 第34-37页 |
·视频处理前端(VPFE) | 第34-36页 |
·视频处理后端(VPBE) | 第36-37页 |
·外围设备 | 第37-45页 |
·DDR2存储器控制器 | 第38页 |
·增强型直接存储器存取(EDMA)控制器 | 第38-39页 |
·以太网媒体访问控制器(EMAC) | 第39-40页 |
·通用输入输出(GPIO) | 第40-41页 |
·高端的CAN控制器(HECC) | 第41页 |
·主机端口(HPI) | 第41页 |
·内部集成电路(I~2C)模块 | 第41-42页 |
·多通道音频串行口(McASP) | 第42页 |
·多通道缓冲串行口(McBSP) | 第42-43页 |
·外围设备接口(PCI) | 第43页 |
·脉宽调制器(PWM) | 第43-44页 |
·定时器(Timer) | 第44页 |
·通用异步收发器(UART) | 第44-45页 |
·本章小结 | 第45-46页 |
第4章 各个模块原理图详细设计 | 第46-74页 |
·电源模块 | 第46-49页 |
·电源需求类型 | 第46页 |
·电源芯片 | 第46-48页 |
·电源电路详细设计 | 第48-49页 |
·时钟模块 | 第49-53页 |
·DSP时钟 | 第49-50页 |
·各个模块时钟 | 第50-53页 |
·复位和启动模块 | 第53-55页 |
·复位电路 | 第53页 |
·启动模式配置电路 | 第53-55页 |
·外部存储器扩展 | 第55-60页 |
·DDR2 SDRAM扩展电路 | 第55-58页 |
·NOR FLASH扩展电路 | 第58-60页 |
·视频模块 | 第60-65页 |
·视频输入 | 第60-63页 |
·视频输出 | 第63-65页 |
·音频模块 | 第65-67页 |
·多通道缓冲串行口 | 第65-66页 |
·音频接口电路 | 第66-67页 |
·以太网模块 | 第67-70页 |
·串口电路设计 | 第70-71页 |
·RS485接口电路 | 第70-71页 |
·RS232接口电路 | 第71页 |
·JTAG接口电路 | 第71-72页 |
·本章小结 | 第72-74页 |
第5章 印制电路板(PCB)设计 | 第74-84页 |
·PCB板层的安排 | 第74-77页 |
·PCB元器件的布局 | 第77-80页 |
·PCB的布线 | 第80-82页 |
·本章小结 | 第82-84页 |
第6章 总结与展望 | 第84-86页 |
·总结与展望 | 第84-85页 |
·智能无线视频监控系统球机 | 第85-86页 |
参考文献 | 第86-90页 |
致谢 | 第90-92页 |
攻读学位期间发表的学术论文 | 第92-94页 |
攻读学位期间参研的科研项目 | 第94页 |