| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-14页 |
| ·研究意义 | 第7页 |
| ·伪随机序列发生器研究概况 | 第7-9页 |
| ·混沌伪随机序列发生器研究现状 | 第9-12页 |
| ·混沌的起源、发展与应用 | 第9页 |
| ·混沌序列发生器算法实现方法 | 第9-10页 |
| ·混沌序列发生器的问题与改进 | 第10-12页 |
| ·硬件实现方式——FPGA | 第12页 |
| ·论文研究内容及论文结构 | 第12-14页 |
| 第二章 基于TD-ERCS混沌系统的伪随机序列发生器 | 第14-18页 |
| ·TD-ERCS混沌系统 | 第14-15页 |
| ·IEEE754标准 | 第15-16页 |
| ·TD-ERCS混沌序列发生器构造 | 第16-18页 |
| 第三章 CPRSG的FPGA整体设计 | 第18-25页 |
| ·FPGA设计概述 | 第18-20页 |
| ·面向FPGA的EDA开发流程及EDA工具 | 第18页 |
| ·硬件描述语言的选择——VHDL | 第18-19页 |
| ·芯片选型——Cyclone芯片 | 第19-20页 |
| ·硬件平台 | 第20页 |
| ·CPRSG系统整体结构 | 第20-25页 |
| ·CPRSG的FPGA整体框架 | 第21-22页 |
| ·系统主控流程 | 第22页 |
| ·系统特点分析 | 第22-25页 |
| 第四章 CPRSG的FPGA模块设计与仿真 | 第25-66页 |
| ·UART控制器 | 第25-32页 |
| ·UART整体设计 | 第25-27页 |
| ·UART模块设计 | 第27-32页 |
| ·UART仿真 | 第32页 |
| ·初始值缓存分配器 | 第32-35页 |
| ·TD-ERCS算法实现单元 | 第35-60页 |
| ·单元整体框架 | 第35-36页 |
| ·切延迟单元FIFO | 第36-40页 |
| ·浮点运算单元 | 第40-52页 |
| ·核心控制器 | 第52-60页 |
| ·结果序列缓存转换器 | 第60-64页 |
| ·设计关键技术小节 | 第64-66页 |
| 第五章 CPRS的测试及分析 | 第66-74页 |
| ·CPRSG应用软件开发 | 第66-67页 |
| ·NIST随机性测试标准 | 第67-68页 |
| ·CPRS性能测试及结果分析 | 第68-74页 |
| 第六章 结论与展望 | 第74-76页 |
| ·论文结论 | 第74-75页 |
| ·研究课题展望 | 第75-76页 |
| 参考文献 | 第76-83页 |
| 附录 | 第83-94页 |
| 致谢 | 第94-95页 |
| 攻读学位期间主要的研究成果 | 第95页 |