高速信号处理应用研究
摘要 | 第1-8页 |
Abstract | 第8-10页 |
第1章 绪论 | 第10-17页 |
·核电子学及该课题在信号处理系统中所处的位置 | 第10-11页 |
·研究的必要性及可行性 | 第11-15页 |
·研究的必要性 | 第11-15页 |
·研究的可行性 | 第15页 |
·本文的贡献及论文组织安排 | 第15-17页 |
·本文的贡献 | 第15-16页 |
·论文组织安排 | 第16-17页 |
第2章 EMC及高速 PCB板的 EMC设计 | 第17-30页 |
·EMC 研究的目的和意义 | 第17-18页 |
·EMC 的研究内容、三要素及其对策 | 第18-19页 |
·EMC 的成因分析 | 第19-20页 |
·高速PCB 板的EMC 设计 | 第20-27页 |
·电源网络、接地系统EMC 设计 | 第20-23页 |
·层设计 | 第23-25页 |
·元件布局 | 第25-26页 |
·走线规则 | 第26-27页 |
·ESD 防护 | 第27页 |
·信号完整性设计 | 第27-30页 |
·反射抑制措施 | 第28-29页 |
·串扰抑制措施 | 第29-30页 |
第3章 NIM/ECL/TTL电平适配插件的研制 | 第30-45页 |
·NIM 标准、相关电平标准 | 第30-35页 |
·NIM 标准 | 第30-31页 |
·电平标准 | 第31-35页 |
·插件性能要求及I/O 接口设计 | 第35-36页 |
·电路结构及方案描述 | 第36-37页 |
·逻辑结构 | 第37-38页 |
·单元电路实现 | 第38-42页 |
·电源电路设计 | 第38页 |
·NIM-ECL 适配电路 | 第38页 |
·NIM-TTL 适配电路 | 第38-39页 |
·ECL-TTL 适配电路 | 第39页 |
·TTL-ECL 适配电路 | 第39-40页 |
·TTL-NIM 适配电路 | 第40页 |
·ECL-NIM 适配电路 | 第40-41页 |
·电路复用总体结构 | 第41-42页 |
·PCB 设计 | 第42-43页 |
·性能测试及分析 | 第43-45页 |
·测试平台 | 第43-44页 |
·测试结果 | 第44页 |
·结果分析 | 第44-45页 |
第4章 可控差分双阈超高速定时甄别电路研究 | 第45-74页 |
·定时方法比较 | 第45-49页 |
·前沿定时 | 第45-46页 |
·过零定时 | 第46页 |
·恒比定时 | 第46-48页 |
·幅度和上升时间补偿定时 | 第48-49页 |
·差分双阈定时甄别结构 | 第49-50页 |
·甄别电路ORCAD 仿真 | 第50-52页 |
·EDA 软件ORCAD10.5 | 第50-51页 |
·甄别电路仿真 | 第51-52页 |
·电路整体结构 | 第52-54页 |
·电源及接地设计 | 第54-55页 |
·下位机AT89C51 | 第55-56页 |
·AT89C51 简介 | 第55页 |
·时钟及复位电路 | 第55-56页 |
·上位机与下位机通信接口 | 第56-63页 |
·RS485 接口 | 第56-58页 |
·RS232-RS485 转换 | 第58-59页 |
·下位机RS485 接口电路 | 第59-61页 |
·AT89C51 串行口 | 第61-63页 |
·AT89C51 与数字电位器接口 | 第63-69页 |
·数字电位器MAX5494 | 第63-65页 |
·MAX5494 的SPI 接口协议 | 第65-67页 |
·AT89C51 与MAX5494 接口电路 | 第67-68页 |
·双极性电压产生电路 | 第68-69页 |
·成形电路 | 第69-70页 |
·PCB 设计 | 第70页 |
·性能测试 | 第70-74页 |
·测试平台 | 第70-71页 |
·测试方法及结果 | 第71-74页 |
第5章 软件设计 | 第74-80页 |
·上位机程序设计 | 第74-78页 |
·VB6.0 MSComm 控件 | 第74-75页 |
·程序设计 | 第75-78页 |
·下位机程序设计 | 第78-80页 |
·数据接收程序 | 第78页 |
·阈值控制程序 | 第78-80页 |
第6章 总结与展望 | 第80-81页 |
参考文献 | 第81-84页 |
致谢 | 第84-85页 |
攻读硕士学位期间发表论文 | 第85-86页 |
攻读硕士学位期间参与项目 | 第86-87页 |
附录1 电平适配器试制插件 | 第87-88页 |
附录2 差分动态阈值定时甄别实验PC | 第88-89页 |
附录3 下位机程序 | 第89-90页 |