中文摘要 | 第1-4页 |
英文摘要 | 第4-8页 |
1 绪论 | 第8-12页 |
·课题的研究背景、目的和意义 | 第8-9页 |
·相关技术发展现状简介 | 第9-10页 |
·DSP 的发展现状 | 第9-10页 |
·图像编码发展简史与现状 | 第10页 |
·本论文的研究内容 | 第10-12页 |
2 系统总体方案设计 | 第12-17页 |
·系统技术要求 | 第12-13页 |
·硬件总体设计 | 第13-15页 |
·硬件系统结构框图 | 第13页 |
·硬件系统结构的说明 | 第13-15页 |
·软件总体设计 | 第15-17页 |
·软件系统流程图 | 第15页 |
·软件系统说明 | 第15-17页 |
3 硬件设计 | 第17-27页 |
·DSP 模块 | 第17-20页 |
·DSP 芯片的选型 | 第17页 |
·TMS320C6711 的特点 | 第17-18页 |
·TMS320C6711 的内核描述 | 第18-19页 |
·EDMA 控制器 | 第19页 |
·CACHE 管理 | 第19页 |
·外部存储器接口(EMIF) | 第19-20页 |
·多通道缓存串行接口(McBSP) | 第20页 |
·视频采集模块 | 第20-23页 |
·CMOS 图像传感器MT9T001 的特点和功能 | 第21-23页 |
·MT9T001 和DSP 与CPLD 的接口设计 | 第23页 |
·CPLD 的特点和读写控制 | 第23-25页 |
·高速PCB 板的设计 | 第25-27页 |
4 软件设计 | 第27-51页 |
·MPEG-2 图像压缩技术 | 第27-38页 |
·预测编码 | 第27-28页 |
·离散余弦变换(DCT)编码 | 第28-32页 |
·熵编码 | 第32-33页 |
·量化 | 第33-34页 |
·运动估计与补偿 | 第34-38页 |
·MPEG-2 标准及编解码器设计 | 第38-43页 |
·MPEG-2 视频标准 | 第38-41页 |
·MPEG-2 系统 | 第41-42页 |
·MPEG-2 视频编码器 | 第42-43页 |
·MPEG-2 编解码在DSP 上的实现 | 第43-47页 |
·使用DSP/BIOS 实时调度任务和中断 | 第43-45页 |
·MPEG-2 编解码器的实现 | 第45-46页 |
·程序总体设计 | 第46-47页 |
·CPLD 程序包 | 第47-51页 |
5 系统调试 | 第51-62页 |
·硬件调试 | 第51-54页 |
·硬件调试的方法 | 第51-52页 |
·硬件调试中出现的问题及解决方法 | 第52-54页 |
·软件调试 | 第54-55页 |
·软件调试的方法 | 第54页 |
·软件调试中出现的问题及解决方法 | 第54-55页 |
·编解码器软件优化 | 第55-62页 |
·编解码程序的结构优化 | 第55-56页 |
·编解码程序的代码优化 | 第56-58页 |
·代码优化结果 | 第58-62页 |
6 结束语 | 第62-63页 |
致谢 | 第63-64页 |
参考文献 | 第64-66页 |
附录 | 第66页 |