摘要 | 第1-8页 |
ABSTRACT | 第8-13页 |
第1章 绪论 | 第13-19页 |
·课题背景和意义 | 第13页 |
·研究内容 | 第13-16页 |
·本文的主要工作 | 第16-17页 |
·论文的结构 | 第17-19页 |
第2章 可重构Cache 及其自适应算法相关研究工作 | 第19-30页 |
·引言 | 第19页 |
·Cache 概述 | 第19-24页 |
·Cache 的数目 | 第20-21页 |
·Cache 的容量 | 第21页 |
·映射功能 | 第21-23页 |
·替换算法 | 第23-24页 |
·可重构Cache 的低能耗设计技术 | 第24-29页 |
·Cache 功耗的来源 | 第24页 |
·Cache 重构技术 | 第24-27页 |
·可重构Cache 的自适应算法 | 第27-29页 |
·小结 | 第29-30页 |
第3章 可重构Cache 的一种基于程序段的自适应算法 | 第30-48页 |
·引言 | 第30页 |
·PBSTA 算法方案 | 第30-37页 |
·PBSTA 算法的程序段监测策略 | 第30-34页 |
·PBSTA 算法的动态配置策略 | 第34-37页 |
·仿真环境和Benchmark | 第37-39页 |
·模拟器的比较与选用 | 第38-39页 |
·Benchmark 的比较与选用 | 第39页 |
·实验仿真及结果分析 | 第39-47页 |
·小结 | 第47-48页 |
第4章 处理器的动态电压缩放算法相关研究工作 | 第48-54页 |
·引言 | 第48页 |
·动态电压缩放技术原理 | 第48-49页 |
·动态电压缩放算法分类及实现 | 第49-53页 |
·操作系统层面上的动态电压缩放算法 | 第49-50页 |
·编译器层面上的动态电压缩放算法 | 第50-51页 |
·体系结构层面上的动态电压缩放算法 | 第51-53页 |
·小结 | 第53-54页 |
第5章 处理器的一种基于程序段的电压缩放算法 | 第54-64页 |
·引言 | 第54页 |
·PBVSA 算法原理 | 第54-56页 |
·PBVSA 算法方案 | 第56-59页 |
·PBVSA 算法的程序段监测策略 | 第56-58页 |
·PBVSA 算法的电压缩放策略 | 第58-59页 |
·实验仿真及结果分析 | 第59-63页 |
·小结 | 第63-64页 |
第6章 可重构Cache 与处理器电压的一种基于程序段的自适应算法 | 第64-69页 |
·引言 | 第64页 |
·CVPBSTA 算法方案 | 第64-66页 |
·CVPBSTA 算法的程序段监测策略 | 第64-66页 |
·CVPBSTA 算法的配置策略 | 第66页 |
·实验仿真及结果分析 | 第66-68页 |
·小结 | 第68-69页 |
结论 | 第69-71页 |
参考文献 | 第71-76页 |
致谢 | 第76-77页 |
附录A(攻读硕士期间发表论文列表) | 第77页 |