SDH数字交叉连接系统设计研究
| 摘要 | 第1-9页 |
| ABSTRACT | 第9-10页 |
| 第一章 前言 | 第10-12页 |
| ·论文背景 | 第10页 |
| ·研究意义 | 第10-11页 |
| ·论文内容安排 | 第11-12页 |
| 第二章 同步数字体系(SDH)技术 | 第12-19页 |
| ·SDH的主要特点 | 第12-13页 |
| ·SDH帧结构 | 第13-14页 |
| ·SDH复用原理 | 第14-15页 |
| ·SDH设备参考模型 | 第15-19页 |
| ·SDH设备基本功能块 | 第15-16页 |
| ·数字复用设备 | 第16-19页 |
| 第三章 SDH数字交叉连接系统的总体设计 | 第19-31页 |
| ·系统设计技术路线 | 第19页 |
| ·系统总体设计方案 | 第19-20页 |
| ·系统主要模块设计方案 | 第20-27页 |
| ·第一级数据处理单元 | 第20-21页 |
| ·数字交叉连接矩阵 | 第21-26页 |
| ·交换原理 | 第21-26页 |
| ·数字交叉连接矩阵结构 | 第26页 |
| ·第二级数据处理单元 | 第26-27页 |
| ·仿真环境介绍 | 第27-31页 |
| ·VCS仿真工具简介 | 第27-28页 |
| ·Design-Vision综合工具简介 | 第28-29页 |
| ·Quarters II仿真工具简介 | 第29-31页 |
| 第四章 SDXC系统数据处理单元关键模块的设计 | 第31-51页 |
| ·帧同步模块的实现 | 第31-36页 |
| ·帧同步的基本原理 | 第31页 |
| ·STM-1帧同步模块的参数设定和同步码组的选择 | 第31-34页 |
| ·STM-1帧同步模块的设计 | 第34-35页 |
| ·仿真验证 | 第35-36页 |
| ·并行解码/扰码模块的实现 | 第36-40页 |
| ·由串行扰码算法推导出并行扰码算法 | 第37-38页 |
| ·8路并行SDH扰码/解扰器的设计 | 第38-39页 |
| ·仿真验证 | 第39-40页 |
| ·指针解释模块的实现 | 第40-45页 |
| ·指针解释工作原理 | 第40-42页 |
| ·指针解释模块的设计方案 | 第42-44页 |
| ·仿真验证 | 第44-45页 |
| ·开销(OH)处理模块的实现 | 第45-51页 |
| ·STM-1的开销解释 | 第45-47页 |
| ·STM-1的段开销解释 | 第45-46页 |
| ·STM-1的通道开销解释 | 第46-47页 |
| ·开销处理模块的设计 | 第47-49页 |
| ·仿真验证 | 第49-51页 |
| 第五章 SDXC交叉连接矩阵关键模块的设计 | 第51-63页 |
| ·同步数字交叉连接设备(SDXC) | 第51-54页 |
| ·SDXC的概念和特点 | 第51-52页 |
| ·SDXC的功能要求 | 第52页 |
| ·SDXC的功能特性 | 第52-54页 |
| ·SDH数字交叉连接矩阵工作原理 | 第54-56页 |
| ·交叉连接矩阵设计 | 第56-59页 |
| ·仿真验证 | 第59-63页 |
| 第六章 结束语 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 致谢 | 第67-68页 |
| 攻读学位期间发表的学术论文 | 第68-69页 |
| 学位论文评阅及答辩情况表 | 第69页 |