恒模盲多用户检测算法的FPGA实现
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-19页 |
·课题的目的和意义 | 第9-11页 |
·国内外研究动态 | 第11-17页 |
·多用户检测的进展 | 第11-12页 |
·恒模盲多用户检测算法进展 | 第12-14页 |
·多用户检测算法实现进展 | 第14-17页 |
·本文结构安排 | 第17-19页 |
第二章 恒模盲多用户检测技术 | 第19-37页 |
·多用户检测技术 | 第19-27页 |
·多用户检测技术的基本原理 | 第19-23页 |
·多用户检测主要算法的原理及其性能比较 | 第23-25页 |
·多用户检测算法的性能测度 | 第25-27页 |
·盲多用户检测技术 | 第27-29页 |
·恒模盲多用户检测技术 | 第29-36页 |
·引言 | 第29-30页 |
·恒模多用户检测的高斯信道模型 | 第30-31页 |
·恒模盲多用户检测的扩展 | 第31-36页 |
·本章小结 | 第36-37页 |
第三章 FPGA与集成电路设计技术 | 第37-48页 |
·EDA技术及其基本特征 | 第37-39页 |
·硬件描述语言VHDL | 第39-41页 |
·现场可编程门阵列FPGA | 第41-47页 |
·FPGA简介 | 第41-43页 |
·FPGA开发流程 | 第43页 |
·FLEX系列FPGA简介 | 第43-46页 |
·MUX+PLUSⅡ开发工具 | 第46-47页 |
·本章小结 | 第47-48页 |
第四章 恒模盲多用户检测的FPGA实现 | 第48-63页 |
·系统总体设计 | 第48-50页 |
·功能模块的设计 | 第50-61页 |
·误差分析 | 第50-51页 |
·滤波器模块与判决模块的设计 | 第51-54页 |
·权值更新模块的设计 | 第54-57页 |
·权值存储模块的设计 | 第57-58页 |
·控制模块的设计 | 第58-60页 |
·顶层文件的实现 | 第60-61页 |
·本章小结 | 第61-63页 |
第五章 设计的编译、仿真及定时分析 | 第63-71页 |
·设计的编译 | 第63-66页 |
·设计的仿真 | 第66-68页 |
·设计的定时分析 | 第68-69页 |
·本章小结 | 第69-71页 |
第六章 总结与展望 | 第71-72页 |
参考文献 | 第72-76页 |
致谢 | 第76-77页 |
在读期间发表论文情况 | 第77页 |