摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-10页 |
·数字电视的发展前景 | 第7页 |
·数字信号处理芯片的意义、发展近况及发展趋势 | 第7-9页 |
·本文研究的内容和发展趋势 | 第9页 |
·本文章节安排 | 第9-10页 |
第二章 视频缩放算法设计 | 第10-36页 |
·视频处理基本理论 | 第10-13页 |
·图像重构理论 | 第10页 |
·信号的抽取与插值 | 第10-12页 |
·任意分辨率转换 | 第12-13页 |
·基于像素位置的插值算法研究 | 第13-20页 |
·Sinc加窗函数法 | 第13-14页 |
·多项式函数插值法 | 第14-20页 |
·基于边沿方向检测的图像缩放算法 | 第20-32页 |
·基于Faroudja的DCDI的改进算法 | 第20-27页 |
·基于拉普拉斯边缘检测插值算法 | 第27-32页 |
·算法的原型设计和效果评比 | 第32-36页 |
第三章 视频缩放模块电路设计 | 第36-56页 |
·视频信号处理芯片的整体架构 | 第36-39页 |
·三次样条插值的电路设计 | 第39-42页 |
·时序控制单元 | 第40页 |
·数据存储单元 | 第40-41页 |
·插值运算单元 | 第41-42页 |
·电路实现的简化过程 | 第42-43页 |
·浮点运算转定点运算 | 第42-43页 |
·乘法器的优化 | 第43页 |
·基于边沿方向检测算法的电路设计 | 第43-54页 |
·主控制模块(Main Controller) | 第44-46页 |
·边沿检测模块(Edge Detect) | 第46-50页 |
·尺寸缩放模型(Scale Model) | 第50-54页 |
·插值系数查找表(Coefficient Table) | 第54页 |
·输入输出存储单元(Ram_in 、Data Mux and Ram_out) | 第54页 |
·电路的综合结果和结构分析 | 第54-56页 |
第四章 视频缩放的可配置设计 | 第56-76页 |
·可配置性的实现基础 | 第56-63页 |
·I~2C总线的原理和实现方式 | 第56-60页 |
·MCU控制实现过程 | 第60-63页 |
·显示制式的可配置性设计 | 第63-64页 |
·16:9 宽屏与4:3 普屏的显示转换方案 | 第64-67页 |
·4:3 节目源的16:9 宽屏显示 | 第65-66页 |
·16:9 节目源的4:3 宽屏显示 | 第66-67页 |
·视频缩放中PIP和PoP电路设计 | 第67-71页 |
·画中画电路的设计 | 第67-70页 |
·画外画电路的设计 | 第70-71页 |
·人机交互的可配置设计和验证 | 第71-76页 |
第五章 视频缩放模块的验证和测试 | 第76-82页 |
·视频缩放模块的仿真功能验证 | 第76-78页 |
·视频缩放模块基于FPGA的实现 | 第78-79页 |
·视频缩放模块测试 | 第79-82页 |
第六章 总结与展望 | 第82-84页 |
·全文总结 | 第82-83页 |
·展望 | 第83-84页 |
附录1:缩放模块相关寄存器 | 第84-85页 |
参考文献 | 第85-87页 |
发表论文和参加科研情况说明 | 第87-88页 |
致谢 | 第88页 |