| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-10页 |
| ·项目的提出 | 第7-8页 |
| ·本实验学习板的创新特点 | 第8-9页 |
| ·论文内容的结构安排 | 第9-10页 |
| 第二章 EDA技术综述 | 第10-18页 |
| ·EDA技术的发展历程 | 第10-12页 |
| ·EDA技术的基本特征 | 第12页 |
| ·EDA技术的基本设计方法与策略 | 第12-18页 |
| ·仿真技术 | 第13页 |
| ·并行工程与框架设计方法 | 第13-14页 |
| ·从顶至下(Top-to-Down)分层设计技术 | 第14-15页 |
| ·电路设计的综合与优化技术 | 第15页 |
| ·分析与验证技术 | 第15-18页 |
| 第三章 FPGA/CPLD的结构特点与应用 | 第18-31页 |
| ·各类PLD的基本结构 | 第18-23页 |
| ·简单PLD的结构 | 第18-20页 |
| ·CPLD的基本结构 | 第20-21页 |
| ·FPGA的基本结构 | 第21-23页 |
| ·FPGA/CPLD的开发应用 | 第23-29页 |
| ·FPGNCPLD的应用 | 第23-24页 |
| ·FPGA/CPLD设计流程及其开发工具 | 第24-29页 |
| ·Cyclone系列FPGA的介绍 | 第29-31页 |
| 第四章 FPGA实验学习板的硬件电路设计 | 第31-46页 |
| ·实验学习板的设计思想 | 第31-32页 |
| ·项目的设计原则 | 第31页 |
| ·项目的硬件结构 | 第31-32页 |
| ·CYCLONE系列FPGA简介 | 第32-33页 |
| ·电源模块的设计方案 | 第33-35页 |
| ·时钟源模块设计方案 | 第35-37页 |
| ·其他模块设计方案 | 第37-41页 |
| ·发光二极管模块 | 第37页 |
| ·功能按键模块 | 第37-38页 |
| ·七段数码管显示模块 | 第38-40页 |
| ·蜂鸣器模块 | 第40-41页 |
| ·调试接口模块的设计方案 | 第41-42页 |
| ·JTAG接口 | 第41页 |
| ·AS接口 | 第41-42页 |
| ·串行配置器件模块设计方案 | 第42-43页 |
| ·RS232接口模块 | 第43-46页 |
| 第五章 FPGA实验学习板的实验软件设计 | 第46-56页 |
| ·VHDL语言的功能特点 | 第46-47页 |
| ·利用VHDL语言设计数字系统的特点 | 第47-49页 |
| ·Quartus Ⅱ简介 | 第49页 |
| ·学习板实验程序示例 | 第49-56页 |
| ·简易频率变换器实验 | 第50-51页 |
| ·发声实验 | 第51-54页 |
| ·跑马灯实验 | 第54-56页 |
| 第六章 总结与展望 | 第56-58页 |
| ·本文主要工作总结 | 第56页 |
| ·下一步工作的建议 | 第56-58页 |
| 参考文献 | 第58-61页 |
| 致谢 | 第61-62页 |
| 攻读硕士期间主要科研情况 | 第62页 |
| 攻读硕士期间发表文章 | 第62-63页 |
| 附录A FPGA实验学习板电路原理图 | 第63-64页 |
| 附录B 实验学习板在QUARTUS Ⅱ环境下的使用 | 第64-69页 |
| B.1 QUARTUS Ⅱ文本操作方法 | 第64-67页 |
| B.1.1 创建设计工程 | 第64-65页 |
| B.1.2 打开文本编辑器 | 第65页 |
| B.1.3 编辑文本文件 | 第65-66页 |
| B.1.4 文本编辑器选项设置 | 第66-67页 |
| B.1.5 保存文本设计文件 | 第67页 |
| B.2 Quartus Ⅱ编译器窗口 | 第67-68页 |
| B.3 引脚分配 | 第68-69页 |
| B.4 设计项目的仿真验证 | 第69页 |