基于IEEE1588的相量测量装置的硬件研究
| 摘要 | 第1-6页 |
| Abstract | 第6-7页 |
| 目录 | 第7-9页 |
| 第1章 绪论 | 第9-13页 |
| ·课题背景及研究的目的和意义 | 第9-10页 |
| ·IEEE1588标准的发展现状 | 第10-11页 |
| ·PMU的发展现状 | 第11页 |
| ·论文的结构和主要的研究内容 | 第11-13页 |
| 第2章 IEEE1588标准的基本原理 | 第13-22页 |
| ·PTP系统 | 第13页 |
| ·PTP消息类型 | 第13-14页 |
| ·PTP实体类型 | 第14-15页 |
| ·PTP端口的状态 | 第15-16页 |
| ·PTP通信的拓扑结构 | 第16-19页 |
| ·PTP同步的基本原理 | 第19-21页 |
| ·普通时钟和边界时钟的同步 | 第19-20页 |
| ·链路延迟的测量 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 第3章 IEEE1588应用于PMU的可行性研究 | 第22-30页 |
| ·同步相量测量的技术 | 第22-24页 |
| ·相量测量的基本原理 | 第22-23页 |
| ·同步相量测量的算法 | 第23-24页 |
| ·IEEE1588实现网络精确同步 | 第24-26页 |
| ·影响同步精度的因素 | 第24-25页 |
| ·时间戳的生成 | 第25-26页 |
| ·IEEE1588同步对时的优势 | 第26-27页 |
| ·基于IEEE1588的PMU的网络方案 | 第27-29页 |
| ·本章小结 | 第29-30页 |
| 第4章 基于IEEE1588的PMU的硬件设计 | 第30-49页 |
| ·基于IEEE1588的PMU的原理框图 | 第30-32页 |
| ·硬件系统处理器 | 第32-34页 |
| ·CPU芯片的选型 | 第32-33页 |
| ·MPC8313的体系结构 | 第33-34页 |
| ·基于FPGA的数据采集与处理 | 第34-39页 |
| ·FPGA技术及芯片的选型 | 第34页 |
| ·FPGA控制数据的采集 | 第34-37页 |
| ·FPGA芯片实现DSP | 第37-39页 |
| ·通信模块设计 | 第39-43页 |
| ·以太网控制器 | 第39页 |
| ·以太网通信的硬件设计 | 第39-40页 |
| ·IEEE1588时钟同步的实现 | 第40-42页 |
| ·IEEE1588时钟频率的校正 | 第42-43页 |
| ·通信接口PCI的设计与实现 | 第43-45页 |
| ·PCI总线及其特性 | 第43页 |
| ·PCI总线接口连接图 | 第43-45页 |
| ·实时操作系统VXWORKS | 第45-48页 |
| ·实时操作系统VxWorks的简介 | 第45-46页 |
| ·VxWorks下的PCI驱动程序的设计 | 第46-48页 |
| ·本章小结 | 第48-49页 |
| 第5章 结论与展望 | 第49-50页 |
| 参考文献 | 第50-53页 |
| 攻读硕士学位期间发表的论文及其它成果 | 第53-54页 |
| 致谢 | 第54页 |