指令级并行性开发关键技术的研究与实现
目录 | 第1-5页 |
中文摘要 | 第5-6页 |
英文摘要 | 第6-7页 |
第一章 绪论 | 第7-13页 |
§1.1 研究背景 | 第7-9页 |
§1.2 问题与研究 | 第9-12页 |
1.2.1 研究现状及本课题的研究目的 | 第9-10页 |
1.2.2 研究内容 | 第10页 |
1.2.3 关键技术和课题研究意义 | 第10-12页 |
§1.3 课题研究结果和论文组织 | 第12-13页 |
1.3.1 课题研究结果 | 第12页 |
1.3.2 论文组织 | 第12-13页 |
第二章 指令集并行和数据相关性分析方法 | 第13-22页 |
§2.1 ILP技术 | 第13-15页 |
2.1.1 程序中固有的ILP | 第13-14页 |
2.1.2 目前工业界可达到的ILP | 第14页 |
2.1.3 ILP开发中的技术问题 | 第14-15页 |
§2.2 数据相关分析方法 | 第15-17页 |
§2.3 性能测试说明 | 第17-22页 |
2.3.1 体系结构说明 | 第17-19页 |
2.3.2 测试程序说明 | 第19-20页 |
2.3.3 模拟过程说明 | 第20-22页 |
第三章 寄存器数据相关性分析算法 | 第22-32页 |
§3.1 基本定义和操作 | 第22-23页 |
§3.2 算法描述 | 第23-25页 |
§3.3 实例 | 第25-29页 |
§3.4 性能分析 | 第29-31页 |
§3.5 小结 | 第31-32页 |
第四章 存储器数据相关性分析算法 | 第32-39页 |
§4.1 算法描述 | 第32-36页 |
4.1.1 基本定义 | 第32-33页 |
4.1.2 符号值传播过程 | 第33-34页 |
4.1.3 计算地址表达式 | 第34-35页 |
4.1.4 判断存储器的数据相关 | 第35-36页 |
§4.2 符号值传播算法示例 | 第36-38页 |
§4.3 小结 | 第38-39页 |
第五章 进一步提高并行性的方法研究 | 第39-52页 |
§5.1 填充分支延迟槽 | 第39-41页 |
§5.2 在指令调度中的应用 | 第41-45页 |
§5.3 其它的关键技术研究 | 第45-52页 |
5.3.1 寄存器重命名技术 | 第45-46页 |
5.3.2 扩大基本块技术 | 第46-47页 |
5.3.3 VLIW和动态指令翻译技术 | 第47-50页 |
5.3.4 数据前瞻 | 第50-52页 |
第六章 结束语 | 第52-53页 |
致谢 | 第53-54页 |
参考文献 | 第54-56页 |