基于双核处理器的DMR终端基带模块硬件设计与调试
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 概述 | 第7-11页 |
| ·引言 | 第7-8页 |
| ·OMAP 双核处理器简介 | 第8-9页 |
| ·课题的研究背景 | 第9页 |
| ·本文的结构与主要内容 | 第9-11页 |
| 第二章 系统方案设计 | 第11-21页 |
| ·DMR 协议简介 | 第11页 |
| ·4FSK 调制算法研究 | 第11-13页 |
| ·DMR 终端基带模块的方案设计 | 第13-15页 |
| ·OMAP5910 的结构和特点 | 第15-21页 |
| ·TMS320C55x DSP 核 | 第16页 |
| ·TI 925T RISC 处理器核 | 第16页 |
| ·OMAP5910 结构及特点 | 第16-18页 |
| ·OMAP5910 时钟系统 | 第18-21页 |
| 第三章 数字基带模块的硬件设计 | 第21-45页 |
| ·系统的整体框架及实现功能 | 第21页 |
| ·电源管理模块详细设计 | 第21-25页 |
| ·电源管理模块框图 | 第22页 |
| ·TPS65010 芯片简介 | 第22-23页 |
| ·电源负载估计 | 第23页 |
| ·电源管理模块原理图设计 | 第23-25页 |
| ·语音编解码模块详细设计 | 第25-28页 |
| ·AMBE-2020 芯片简介 | 第26-27页 |
| ·语音编解码模块原理图设计 | 第27-28页 |
| ·AD73311 部分详细设计 | 第28页 |
| ·数字信号处理模块详细设计 | 第28-33页 |
| ·OMAP5910 的设置 | 第28-29页 |
| ·外部存储器接口设计 | 第29-32页 |
| ·与射频接口的设计 | 第32-33页 |
| ·其他方面的设计 | 第33页 |
| ·时钟电路设计 | 第33-38页 |
| ·时钟电路的种类 | 第34-36页 |
| ·PLL 原理 | 第36-37页 |
| ·时钟电路电源和地的设计 | 第37-38页 |
| ·通信接口设计 | 第38-39页 |
| ·OMAP5910 与PC 的通信 | 第38页 |
| ·OMAP5910 与AMBE-2020 的接口 | 第38-39页 |
| ·其它预留接口 | 第39页 |
| ·PCB 设计 | 第39-45页 |
| ·PCB 布局 | 第39-40页 |
| ·PCB 的可靠性设计 | 第40-43页 |
| ·PCB 布线 | 第43-45页 |
| 第四章 实验平台的配置 | 第45-53页 |
| ·OMAP5910 初始化设置 | 第45-50页 |
| ·设置DPLL1 输出频率 | 第45-46页 |
| ·设置ARM 的时钟域并使能DSP | 第46-49页 |
| ·设置DSP 时钟并使能DSP 外设 | 第49-50页 |
| ·引脚复用配置 | 第50-53页 |
| ·外设列表 | 第50-52页 |
| ·引脚复用程序 | 第52-53页 |
| 第五章 实验板的测试 | 第53-57页 |
| ·硬件调试 | 第53-54页 |
| ·软件调试 | 第54-55页 |
| ·调试结果 | 第55-57页 |
| 第六章 结束语 | 第57-59页 |
| 致谢 | 第59-61页 |
| 参考文献 | 第61-63页 |
| 硕士在读期间的研究成果 | 第63-65页 |
| 附录A 电源管理模块原理图 | 第65-67页 |
| 附录B 语音编解码模块原理图 | 第67-68页 |