软件锁相环研究与接收机的设计
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第1章 绪论 | 第10-16页 |
·引言 | 第10-11页 |
·锁相技术简介 | 第11-12页 |
·锁相环的基本概念 | 第11页 |
·锁相环的基本特征 | 第11-12页 |
·锁相环的分类 | 第12页 |
·锁相技术的发展状况 | 第12-14页 |
·论文的主要工作 | 第14-16页 |
第2章 锁相技术原理 | 第16-29页 |
·锁相环的构成及工作原理 | 第16-17页 |
·锁相环的构成 | 第16页 |
·锁相环的工作原理 | 第16-17页 |
·锁相环的数学模型 | 第17-23页 |
·鉴相器的数学模型 | 第17-19页 |
·环路滤波器的数学模型 | 第19-21页 |
·压控振荡器的数学模型 | 第21-22页 |
·环路的整体数学模型 | 第22-23页 |
·软件锁相环原理及模型 | 第23-26页 |
·环路的捕获带与同步带 | 第26-28页 |
·本章小结 | 第28-29页 |
第3章 锁相环的参数设计与仿真分析 | 第29-42页 |
·锁相环参数的设计 | 第29-30页 |
·三种典型暂态相位信号的仿真 | 第30-35页 |
·阻尼系数对频率阶跃信号的响应 | 第30-32页 |
·阻尼系数对相位阶跃信号的响应 | 第32-34页 |
·阻尼系数对相位加速度信号的响应 | 第34-35页 |
·自然谐振频率对锁相性能影响 | 第35-37页 |
·信噪比对锁相环的性能影响 | 第37-39页 |
·CW脉冲信号的锁相跟踪仿真 | 第39-41页 |
·本章小结 | 第41-42页 |
第4章 锁相环的DSP编程实现 | 第42-55页 |
·系统硬件结构 | 第42-45页 |
·A/D接口电路 | 第42-44页 |
·DSP器件简介 | 第44-45页 |
·DSP软件的设计 | 第45-49页 |
·软件流程 | 第45-48页 |
·定点DSP中数的表示方法 | 第48-49页 |
·性能实验 | 第49-54页 |
·本章小结 | 第54-55页 |
第5章 模拟接收机的设计 | 第55-63页 |
·接收机的结构 | 第55-56页 |
·接收机电路主要技术指标 | 第56页 |
·接收机硬件电路的设计 | 第56-62页 |
·运放器件的选取 | 第56页 |
·前端差分放大电路 | 第56-57页 |
·滤波电路的设计 | 第57-62页 |
·接收机性能测试 | 第62页 |
·本章小结 | 第62-63页 |
结论 | 第63-65页 |
参考文献 | 第65-68页 |
攻读硕士学位期间发表的论文和取得的研究成果 | 第68-69页 |
致谢 | 第69-70页 |
附录 | 第70页 |