基于FPGA的高精度时钟同步技术的研究与实现
| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 1 绪论 | 第9-13页 |
| 1.1 研究背景与意义 | 第9-10页 |
| 1.2 国内外研究现状 | 第10-11页 |
| 1.3 论文研究工作概述 | 第11-12页 |
| 1.4 论文组织结构 | 第12-13页 |
| 2 时间同步协议研究和影响因素分析 | 第13-24页 |
| 2.1 时间同步概念 | 第13-16页 |
| 2.2 时间同步协议 | 第16-20页 |
| 2.3 时间同步的影响因素分析 | 第20-23页 |
| 2.4 本章小结 | 第23-24页 |
| 3 高精度时钟同步方案设计与优化 | 第24-47页 |
| 3.1 时钟同步场景与设计目标 | 第24-26页 |
| 3.2 高精度时钟同步中需要优化的问题 | 第26-37页 |
| 3.3 高精度时钟同步优化方案 | 第37-42页 |
| 3.4 性能分析与仿真 | 第42-46页 |
| 3.5 本章小结 | 第46-47页 |
| 4 频率同步算法研究与硬件优化方案 | 第47-64页 |
| 4.1 卡尔曼滤波算法 | 第48-52页 |
| 4.2 RLS算法 | 第52-57页 |
| 4.3 仿真分析 | 第57-60页 |
| 4.4 FPGA硬件优化设计 | 第60-63页 |
| 4.5 本章小结 | 第63-64页 |
| 5 基于FPGA的硬件实现设计 | 第64-76页 |
| 5.1 FPGA硬件框架 | 第64-67页 |
| 5.2 自定义帧设计与测试 | 第67-72页 |
| 5.3 关键模块实现与测试 | 第72-75页 |
| 5.4 本章小结 | 第75-76页 |
| 6 总结与展望 | 第76-78页 |
| 6.1 全文总结 | 第76-77页 |
| 6.2 对未来工作的的展望 | 第77-78页 |
| 致谢 | 第78-79页 |
| 参考文献 | 第79-83页 |
| 附录1 中英文缩略词对照表 | 第83-84页 |