基于CORDIC算法的高速DDS的ASIC设计与实现
摘要 | 第1-6页 |
Abstract | 第6-11页 |
插图索引 | 第11-13页 |
附表索引 | 第13-14页 |
第1章 绪论 | 第14-18页 |
·选题背景及重要意义 | 第14-16页 |
·论文的主要工作及组织结构 | 第16-17页 |
·本章小结 | 第17-18页 |
第2章 直接数字频率合成基本原理 | 第18-34页 |
·DDS的基本原理 | 第18-22页 |
·DDS的基本结构 | 第18-20页 |
·DDS的主要性能指标分析 | 第20-21页 |
·DDS输出噪声问题 | 第21-22页 |
·DDS的杂散抑制措施 | 第22页 |
·DDS结构设计及仿真 | 第22-33页 |
·相位累加器设计 | 第22-29页 |
·调幅乘法器设计 | 第29-31页 |
·调幅乘法器模型 | 第29页 |
·调幅乘法器设计 | 第29-31页 |
·简易微控制器设计 | 第31-33页 |
·本章小结 | 第33-34页 |
第3章 CORDIC算法结构 | 第34-53页 |
·CORDIC算法 | 第34-41页 |
·CORDIC算法基本原理 | 第34-38页 |
·CORDIC算法的收敛性问题 | 第38-40页 |
·旋转角度范围 | 第39页 |
·任意角度的逼近条件 | 第39-40页 |
·特殊角度的旋转 | 第40页 |
·CORDIC算法的计算精度 | 第40-41页 |
·数据的表示 | 第40-41页 |
·角度量化误差 | 第41页 |
·舍入误差 | 第41页 |
·伸缩因子校正 | 第41页 |
·CORDIC结构设计 | 第41-51页 |
·预处理结构 | 第41-43页 |
·第一象限CORDIC正余弦发生器 | 第43-47页 |
·CORDIC结构核心单元 | 第43-44页 |
·CORDIC流水线结构设计与仿真 | 第44-47页 |
·四象限CORDIC正余弦发生器 | 第47-48页 |
·流水线CORDIC结构的误差分析 | 第48-51页 |
·N次迭代所达到的角度与目标角之差所引起的误差 | 第48-49页 |
·数据的有限精度引起的误差 | 第49页 |
·分象限CORDIC结构的总误差与算法参数的关系 | 第49-50页 |
·CORDIC结构参数设置的相互关系 | 第50页 |
·误差仿真结果分析 | 第50-51页 |
·基于流水线CORDIC算法的DDS结构仿真 | 第51-52页 |
·本章小结 | 第52-53页 |
第4章 DDS结构的ASIC实现 | 第53-83页 |
·AISC设计方法概述 | 第53-57页 |
·自顶向下设计的基本概念 | 第53-54页 |
·具体模块的设计编译和仿真过程 | 第54-55页 |
·对应具体工艺器件进行不同的优化、映像和布局布线 | 第55页 |
·ASIC设计方法归类 | 第55-57页 |
·DDS结构的ASIC实现 | 第57-82页 |
·DDS结构的HDL逻辑综合 | 第57-62页 |
·DDS结构的静态时序分析 | 第62-67页 |
·DDS结构版图的布局布线 | 第67-79页 |
·APR的相关基本概念 | 第68-75页 |
·APR的流程操作要点 | 第75-79页 |
·DDS结构版图的DRC和LVS | 第79-82页 |
·DDS结构的版图后仿真概述 | 第82页 |
·本章小结 | 第82-83页 |
结论 | 第83-84页 |
参考文献 | 第84-87页 |
致谢 | 第87-88页 |
附录A (攻读学位期间所发表的学术论文) | 第88-89页 |
附录B (论文部分Verilog代码) | 第89-95页 |
附录C (DC约束文件和STA报告文件) | 第95-102页 |
附录D (电路结构图) | 第102页 |