输电线路运行状态监测系统同步测量装置的研究
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第10-13页 |
1.1 选题背景和意义 | 第10页 |
1.2 国内外研究动态 | 第10-12页 |
1.2.1 国外研究情况 | 第10-11页 |
1.2.2 国内研究情况 | 第11-12页 |
1.3 研究内容及论文结构 | 第12-13页 |
第2章 同步测量装置的总体设计及关键问题 | 第13-17页 |
2.1 同步相量测量的原理 | 第13-14页 |
2.2 装置总体设计 | 第14-15页 |
2.3 关键问题分析 | 第15-16页 |
2.3.1 时间同步问题 | 第15页 |
2.3.2 频率同步问题 | 第15-16页 |
2.4 本章小结 | 第16-17页 |
第3章 同步授时方案的设计 | 第17-26页 |
3.1 同步授时基础 | 第17-19页 |
3.1.1 同步授时要求 | 第17-18页 |
3.1.2 全球定位系统概述 | 第18-19页 |
3.2 同步授时方案的总体设计 | 第19-20页 |
3.3 同步授时方案的软件实现 | 第20-24页 |
3.3.1 FPGA各模块的功能设计 | 第20-21页 |
3.3.2 FPGA主要模块的软件设计 | 第21-24页 |
3.4 实验验证 | 第24-25页 |
3.5 本章小结 | 第25-26页 |
第4章 同步相量测量方法研究 | 第26-39页 |
4.1 现有同步相量测量算法的研究 | 第26-30页 |
4.1.1 过零检测法 | 第26-27页 |
4.1.2 瞬时值法 | 第27-28页 |
4.1.3 数字微分法 | 第28-29页 |
4.1.4 离散傅里叶变换法(DFT) | 第29-30页 |
4.2 本文的改进算法 | 第30-34页 |
4.2.1 加汉宁窗 | 第30-32页 |
4.2.2 多项式变换 | 第32-33页 |
4.2.3 插值校正 | 第33-34页 |
4.3 仿真实验 | 第34-38页 |
4.3.1 算法有效性验证 | 第34-37页 |
4.3.2 算法动态测试 | 第37-38页 |
4.4 本章小结 | 第38-39页 |
第5章 同步测量装置的实现 | 第39-50页 |
5.1 装置主要芯片的选型 | 第39-44页 |
5.1.1 FPGA的选取 | 第39-40页 |
5.1.2 A/D转换器的选型 | 第40-42页 |
5.1.3 数据信号处理器(DSP)的选取 | 第42-44页 |
5.2 同步授时单元的实现 | 第44-45页 |
5.3 采样、数据缓存及处理单元的实现 | 第45-48页 |
5.3.1 设计思路及实现方案 | 第46-47页 |
5.3.2 缓存单元设计及数据的读取过程 | 第47-48页 |
5.4 电源设计 | 第48-49页 |
5.5 本章小结 | 第49-50页 |
第6章 总结与展望 | 第50-52页 |
6.1 本文总结 | 第50页 |
6.2 未来展望 | 第50-52页 |
参考文献 | 第52-55页 |
在学期间发表的学术论文和参加科研情况 | 第55-56页 |
致谢 | 第56页 |