基于TDR技术的滑坡监测设计研究
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 第一章 绪论 | 第8-12页 |
| 1.1 TDR 技术的发展现状 | 第8-10页 |
| 1.2 本文研究的内容 | 第10-11页 |
| 1.3 本章小结 | 第11-12页 |
| 第二章 TDR 技术原理及测试技术分析 | 第12-18页 |
| 2.1 滑坡监测 | 第12-14页 |
| 2.1.1 滑坡 | 第12-13页 |
| 2.1.2 滑坡变形监测 | 第13-14页 |
| 2.2 TDR 技术原理 | 第14-15页 |
| 2.3 同轴电缆 | 第15-17页 |
| 2.4 本章小结 | 第17-18页 |
| 第三章 窄脉冲及等效采样 | 第18-26页 |
| 3.1 窄脉冲发生 | 第18-21页 |
| 3.1.1 SRD 产生电路 | 第18-21页 |
| 3.2 等效采样 | 第21-25页 |
| 3.2.1 等效采样原理 | 第21-23页 |
| 3.2.2 等效采样的实现方法 | 第23-25页 |
| 3.3 本章小结 | 第25-26页 |
| 第四章 系统硬件设计 | 第26-45页 |
| 4.1 系统设计方案 | 第26-31页 |
| 4.1.1 FPGA 电路 | 第27-28页 |
| 4.1.2 系统时钟电路 | 第28-29页 |
| 4.1.3 配置电路设计 | 第29-31页 |
| 4.2 回波调理电路设计 | 第31-32页 |
| 4.3 延时单元的硬件实现 | 第32-34页 |
| 4.4 AD 采样电路 | 第34-36页 |
| 4.4.1 工作原理 | 第35页 |
| 4.4.2 时钟信号输入 | 第35-36页 |
| 4.4.3 模拟电路输入 | 第36页 |
| 4.5 数据缓冲器 | 第36-39页 |
| 4.6 数据存储模块 | 第39-44页 |
| 4.6.1 基本操作及命令 | 第39-42页 |
| 4.6.2 HY57V283220T 芯片 | 第42-44页 |
| 4.7 本章小结 | 第44-45页 |
| 第五章 TDR 系统的逻辑设计及实现 | 第45-63页 |
| 5.1 FPGA 技术 | 第45-48页 |
| 5.1.1 FPGA 的开发工具 | 第45页 |
| 5.1.2 FPGA 的设计流程 | 第45-48页 |
| 5.2 窄脉冲的实现 | 第48-49页 |
| 5.3 系统时钟管理 | 第49-51页 |
| 5.4 等效采样实现研究 | 第51-53页 |
| 5.5 数据存储 | 第53-59页 |
| 5.5.1 SDRAM 相移差计算 | 第53-55页 |
| 5.5.2 数据存储控制及实现 | 第55-59页 |
| 5.6 内插算法 | 第59-62页 |
| 5.6.1 线性插值法 | 第60-61页 |
| 5.6.2 线性插值法的实现 | 第61-62页 |
| 5.7 本章小结 | 第62-63页 |
| 总结 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 致谢 | 第67-68页 |
| 附录 | 第68页 |