摘要 | 第8-9页 |
ABSTRACT | 第9-10页 |
目录 | 第11-14页 |
第一章 绪论 | 第14-24页 |
1.1 光学计算机的研究进展 | 第16-19页 |
1.2 三值光学计算机发展历程 | 第19-21页 |
1.3 三值光学计算机的特点 | 第21-23页 |
1.4 主要研究工作及创新点 | 第23页 |
1.5 课题来源 | 第23页 |
1.6 本章小结 | 第23-24页 |
第二章 三值光学处理器基本理论和技术 | 第24-53页 |
2.1 主要光学部件介绍 | 第25-27页 |
2.1.1 偏振片 | 第25页 |
2.1.2 液晶 | 第25-26页 |
2.1.3 编码器的硬件结构 | 第26-27页 |
2.1.4 运算器的硬件结构 | 第27页 |
2.2 三值光学处理器的重构技术 | 第27-35页 |
2.2.1 降值设计理论简介 | 第28页 |
2.2.2 基元的硬件结构 | 第28-31页 |
2.2.3 基元重构电路的结构和工作原理 | 第31-33页 |
2.2.4 三值光学处理器的重构过程 | 第33-35页 |
2.3 三值光学处理器的数据位管理理论 | 第35-52页 |
2.3.1 数据位管理的研究历史 | 第36页 |
2.3.2 数据位管理的特殊性与必要性 | 第36-37页 |
2.3.3 数据位的概念 | 第37-42页 |
2.3.4 整体重构技术 | 第42-44页 |
2.3.5 数据位分配技术 | 第44-46页 |
2.3.6 数据位寻址 | 第46-47页 |
2.3.7 坏位替换技术 | 第47-49页 |
2.3.8 数据位管理理论在SD11中的实践 | 第49-52页 |
2.4 本章小结 | 第52-53页 |
第三章 三值光学处理器控制电路设计 | 第53-80页 |
3.1 SD11的硬件构造原理 | 第53-61页 |
3.1.1 SD11的原理结构 | 第53-55页 |
3.1.2 光学部件的分层控制策略 | 第55-59页 |
3.1.3 硬件整体架构 | 第59-61页 |
3.2 液晶连接器设计 | 第61-64页 |
3.3 专用液晶驱动电路设计 | 第64-68页 |
3.4 锁存器分布的设计 | 第68-70页 |
3.5 数据位地址空间的分配方案和技术 | 第70-73页 |
3.6 重构电路的设计 | 第73-76页 |
3.6.1 主光路编码液晶控制模块中的部分重构电路设计 | 第73-74页 |
3.6.2 控制光路编码液晶控制模块中的部分重构电路设计 | 第74-75页 |
3.6.3 运算液晶控制模块中的部分重构电路设计 | 第75-76页 |
3.7 可扩展性设计 | 第76-77页 |
3.8 关键部件间的通信模型 | 第77-78页 |
3.9 三值光学处理器的功耗分析 | 第78-79页 |
3.10 本章小结 | 第79-80页 |
第四章 三值光学处理器控制电路实现 | 第80-98页 |
4.1 控制模块的实现 | 第80-91页 |
4.1.1 芯片选型 | 第80-82页 |
4.1.2 顶层/底层控制模块的实现 | 第82-90页 |
4.1.3 转接模块 | 第90-91页 |
4.2 重构电路的实现 | 第91-97页 |
4.2.1 控制光路编码液晶控制模块中的部分重构电路实现 | 第91-94页 |
4.2.2 主光路编码液晶控制模块中的部分重构电路实现 | 第94-96页 |
4.2.3 运算液晶控制模块中的部分重构电路实现 | 第96-97页 |
4.3 本章小结 | 第97-98页 |
第五章 实验 | 第98-106页 |
5.1 实验硬件 | 第98-99页 |
5.2 实验软件 | 第99-101页 |
5.2.1 流程图 | 第99-101页 |
5.2.2 上位机软件界面 | 第101页 |
5.3 实验用例 | 第101-102页 |
5.4 实验过程 | 第102-105页 |
5.4.1 实验一 | 第102-104页 |
5.4.2 实验二 | 第104-105页 |
5.5 实验结论 | 第105页 |
5.6 本章小结 | 第105-106页 |
第六章 结论与展望 | 第106-109页 |
6.1 结论 | 第106-107页 |
6.2 展望 | 第107-109页 |
参考文献 | 第109-118页 |
作者在攻读博士学位期间公开发表的论文 | 第118-119页 |
致谢 | 第119页 |