摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第10-13页 |
1.1 课题背景 | 第10-11页 |
1.2 国内外研究现状 | 第11-12页 |
1.3 课题研究内容 | 第12-13页 |
第2章 合成孔径雷达成像的基本原理 | 第13-21页 |
2.1 合成孔径的形成 | 第13-15页 |
2.2 SAR 高分辨率的获得 | 第15-17页 |
2.2.1 距离向高分辨率 | 第15页 |
2.2.2 方位向高分辨率 | 第15-17页 |
2.3 SAR 成像数据的录取 | 第17-18页 |
2.4 实时成像处理算法 | 第18-20页 |
2.4.1 SAR 成像算法概述 | 第18-19页 |
2.4.2 CS 算法 | 第19-20页 |
2.5 本章小结 | 第20-21页 |
第3章 实时成像系统硬件设计 | 第21-37页 |
3.1 总体方案设计 | 第21-23页 |
3.1.1 总体指标 | 第21页 |
3.1.2 方案介绍 | 第21-23页 |
3.2 数据采集模块设计 | 第23-26页 |
3.2.1 技术指标 | 第23页 |
3.2.2 功能描述 | 第23-24页 |
3.2.3 芯片选型 | 第24-25页 |
3.2.4 外围电路设计 | 第25-26页 |
3.3 FPGA 硬件电路设计 | 第26-30页 |
3.3.1 FPGA 的选型及开发工具 | 第26-28页 |
3.3.2 FPGA 的配置方案 | 第28-30页 |
3.4 相关接口设计 | 第30-36页 |
3.4.1 PCIE 接口设计 | 第30-34页 |
3.4.2 VGA 接口设计 | 第34-36页 |
3.5 本章小结 | 第36-37页 |
第4章 实时成像系统 FPGA 的程序设计及系统调试 | 第37-58页 |
4.1 程序总体框图 | 第37-39页 |
4.2 距离向脉冲压缩处理 | 第39-46页 |
4.2.1 FFT 模块的设计与实现 | 第39-45页 |
4.2.2 浮点数乘法模块的设计与实现 | 第45-46页 |
4.3 转置存储设计 | 第46-52页 |
4.3.1 转置存储原理 | 第46-47页 |
4.3.2 DDR SDRAM 操作方式 | 第47页 |
4.3.3 转置存储难点 | 第47-48页 |
4.3.4 高效转置存储算法 | 第48-49页 |
4.3.5 转置存储的 FPGA 实现 | 第49-52页 |
4.4 方位向脉冲压缩 | 第52-57页 |
4.5 系统调试 | 第57页 |
4.6 本章小结 | 第57-58页 |
结论 | 第58-59页 |
参考文献 | 第59-62页 |
攻读硕士期间发表的论文 | 第62-63页 |
致谢 | 第63页 |