摘要 | 第4-5页 |
Abstract | 第5-6页 |
Acknowledgement | 第7-10页 |
Nomenclature | 第10-13页 |
Chapter 1 Introduction | 第13-17页 |
1.1 Scan-based DfT technique | 第13-14页 |
1.2 Scan-based side-channel attacks | 第14-15页 |
1.3 Countermeasures against scan-based side-channel attacks | 第15页 |
1.4 Motivation and objects | 第15-16页 |
1.5 Organization of the dissertation | 第16-17页 |
Chapter 2 Analysis of Scan-Based Side-Channel Attacks and Countermeasures | 第17-23页 |
2.1 Scan-based side-channel attacks | 第17-19页 |
2.1.1 Mode-switching attack | 第17-18页 |
2.1.2 Test-mode-only attack | 第18-19页 |
2.2 Countermeasures against scan-based side-channel attacks | 第19-21页 |
2.2.1 Countermeasure based on blocking cipher key | 第19-20页 |
2.2.2 Countermeasures based on obfuscating scan data | 第20-21页 |
2.3 Summary | 第21-23页 |
Chapter 3 Post-Processing Scheme by Using Cryptographic Hash Function | 第23-28页 |
3.1 Properties of cryptographic hash function | 第23-25页 |
3.2 Proposed post-processing scheme to test response | 第25-27页 |
3.3 Summary | 第27-28页 |
Chapter 4 Design of WISHBONE Compatible SHA3-512 Module | 第28-40页 |
4.1 WISHBONE interconnection | 第28-30页 |
4.2 SHA3 and Sponge construction | 第30-32页 |
4.3 Design of WISHBONE compatible SHA3 module | 第32-37页 |
4.3.1 Analysis to the algorithm of SHA3-512 | 第32-33页 |
4.3.2 Design of top module | 第33-34页 |
4.3.3 Design of storage and padding module | 第34-36页 |
4.3.4 Design of KECCAK-p module | 第36页 |
4.3.5 Design of interface for WISHBONE interconnection | 第36-37页 |
4.4 Performance and area of the design | 第37-38页 |
4.5 Summary | 第38-40页 |
Chapter 5 A Specific Implementation of the Proposed Secure Scan Design Scheme . | 第40-56页 |
5.1 Data organization of output responses | 第40-48页 |
5.2 Design of interface circuit for scan chain | 第48-52页 |
5.3 Evaluation of the proposed method | 第52-54页 |
5.3.1 Security and impaction on testing | 第52-53页 |
5.3.2 Area overhead | 第53-54页 |
5.4 Summary | 第54-56页 |
Conclusions | 第56-58页 |
References | 第58-63页 |
Author’s Publications | 第63-64页 |