首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

高精度20KSps Sigma-Delta ADC关键电路研究与设计

摘要第5-6页
ABSTRACT第6-7页
符号对照表第12-15页
缩略语对照表第15-19页
第一章 绪论第19-25页
    1.1 研究背景与研究意义第19-20页
    1.2 国内外研究情况第20-22页
    1.3 Sigma-Delta ADC发展趋势第22页
    1.4 本论文的研究内容与结构安排第22-25页
第二章 Sigma-Delta ADC原理与调制器结构第25-45页
    2.1 ADC的基本原理与种类第25-26页
    2.2 Sigma-Delta ADC的原理第26-33页
        2.2.1 Sigma-Delta动态性能参数定义第26-27页
        2.2.2 相干采样与窗采样第27-28页
        2.2.3 量化误差与噪声模型第28-30页
        2.2.4 过采样第30页
        2.2.5 噪声整形技术第30-33页
    2.3 Sigma-Delta调制器的拓扑结构第33-42页
        2.3.1 单环一阶一位Sigma-Delta调制器第33-35页
        2.3.2 单环高阶一位Sigma-Delta调制器第35-38页
        2.3.3 单环多位量化器Sigma-Delta调制器第38页
        2.3.4 级联Sigma-Delta调制器第38-40页
        2.3.5 NTF零点优化第40-42页
    2.4 连续时间Sigma-Delta调制器第42-43页
    2.5 带通Sigma-Delta调制器第43页
    2.6 本章小节第43-45页
第三章 Sigma-Delta调制器的非理想因素第45-55页
    3.1 开关电路的电荷泄漏与时钟溃通第45-47页
    3.2 时钟抖动误差第47-48页
    3.3 采样开关热噪声第48-50页
    3.4 积分器非理想效应第50-54页
        3.4.1 运放有限直流增益第50-51页
        3.4.2 运放的有限带宽增益BW与摆率SR第51-52页
        3.4.3 运放噪声第52-54页
        3.4.4 运放输出饱和第54页
        3.4.5 非理想积分器模型建立第54页
    3.5 本章小节第54-55页
第四章 Sigma-Delta调制器电路设计与仿真第55-89页
    4.1 Sigma-Delta调制器的结构选择第55-56页
    4.2 Sigma-Delta调制器系统建模第56-62页
    4.3 调制器电路设计第62-85页
        4.3.1 非交叠时钟电路设计第62-64页
        4.3.2 开关电路设计第64-68页
        4.3.3 带隙基准电路的设计第68-72页
        4.3.4 运算放大器电路设计第72-79页
        4.3.5 高速比较器电路设计第79-84页
        4.3.6 开关电容积分器电路设计第84-85页
    4.4 调制器整体电路设计与仿真第85-87页
    4.5 版图布局与绘制第87-88页
    4.6 本章小节第88-89页
第五章 总结与展望第89-91页
    5.1 工作总结第89-90页
    5.2 下一步工作展望第90-91页
参考文献第91-95页
致谢第95-97页
作者简介第97-98页

论文共98页,点击 下载论文
上一篇:基于DSC标准的解码器设计
下一篇:双通道可编程压摆率线路驱动器的设计研究