摘要 | 第3-4页 |
ABSTRACT | 第4页 |
缩略表 | 第7-8页 |
1 绪论 | 第8-12页 |
1.1 应用背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 课题目标与意义 | 第10页 |
1.4 论文组织安排 | 第10-12页 |
2 ADC 的性能参数及结构分类 | 第12-22页 |
2.1 ADC 概述 | 第12-14页 |
2.1.1 静态参数 | 第12-13页 |
2.1.2 动态参数 | 第13-14页 |
2.2 ADC 的结构分类 | 第14-21页 |
2.2.1 Flash ADC | 第15-16页 |
2.2.2 Two-step flash ADC | 第16-17页 |
2.2.3 Folding-interpolating ADC | 第17-20页 |
2.2.4 Pipeline ADC | 第20-21页 |
2.3 不同结构 ADC 的性能比较 | 第21页 |
2.4 本章小结 | 第21-22页 |
3 系统结构设计与数字校正 | 第22-38页 |
3.1 Pipeline ADC 系统设计 | 第22-29页 |
3.1.1 电容匹配和非线性对级分布的影响 | 第22-26页 |
3.1.2 中间级的选择 | 第26-29页 |
3.2 数字校正 | 第29-36页 |
3.3 ADC 系统结构 | 第36页 |
3.4 本章小结 | 第36-38页 |
4 Pipeline ADC 电路实现 | 第38-68页 |
4.1 采样保持(S/H)电路 | 第38-48页 |
4.1.1 开关电容电路的噪声 | 第38-40页 |
4.1.2 采样保持电路(S/H)结构 | 第40-43页 |
4.1.3 自举开关 | 第43-45页 |
4.1.4 运算放大器 | 第45-48页 |
4.2 SC MDAC 电路 | 第48-61页 |
4.2.1 MDAC 电路结构 | 第48-52页 |
4.2.2 MDAC 中的噪声 | 第52-55页 |
4.2.3 受限带宽 | 第55-57页 |
4.2.4 电容匹配 | 第57-58页 |
4.2.5 MDAC 电路设计 | 第58-59页 |
4.2.6 MDAC 运放共享设计 | 第59-61页 |
4.3 Sub-ADC | 第61-64页 |
4.4 Flash ADC | 第64页 |
4.5 时钟产生电路 | 第64-65页 |
4.6 基准源电路 | 第65-68页 |
5 系统仿真结果 | 第68-74页 |
5.1 系统设计 | 第68-70页 |
5.1.1 电路设计 | 第68-69页 |
5.1.2 版图设计 | 第69-70页 |
5.2 系统仿真 | 第70-72页 |
5.2.1 系统前仿 | 第70-71页 |
5.2.2 系统后仿 | 第71-72页 |
5.3 设计总结 | 第72-74页 |
6 总结与展望 | 第74-76页 |
致谢 | 第76-78页 |
参考文献 | 第78-80页 |