基于FPGA的ECT/ERT系统优化设计
摘要 | 第5-7页 |
Abstract | 第7-8页 |
第1章 绪论 | 第12-18页 |
1.1 课题背景 | 第12-13页 |
1.2 ECT/ERT成像系统简介 | 第13-15页 |
1.3 ECT/ERT技术的研究现状 | 第15-17页 |
1.4 本论文的主要研究内容 | 第17-18页 |
第2章 传感器与激励源优化设计 | 第18-36页 |
2.1 系统总体框架 | 第18-19页 |
2.2 传感器优化设计 | 第19-24页 |
2.2.1 ECT/ERT传感器需求分析 | 第19-20页 |
2.2.2 ECT/ERT传感器结构设计 | 第20-24页 |
2.3 基于FPGA的激励源设计 | 第24-34页 |
2.3.1 ECT/ERT激励方式选择 | 第24-26页 |
2.3.2 基于FPGA的激励源信号发生原理 | 第26-28页 |
2.3.3 基于FPGA的激励源硬件电路 | 第28-32页 |
2.3.4 实验与误差分析 | 第32-34页 |
2.4 本章小结 | 第34-36页 |
第3章 FPGA数字信号处理设计 | 第36-60页 |
3.1 FPGA下位机系统的总体结构设计 | 第36-37页 |
3.2 FIR数字滤波器 | 第37-48页 |
3.2.1 FIR滤波器结构与设计流程 | 第37-39页 |
3.2.2 数字滤波器参数的选取 | 第39-41页 |
3.2.3 DA分布式算法 | 第41-43页 |
3.2.4 串并行分布式FIR滤波器 | 第43-46页 |
3.2.5 滤波器时序设计 | 第46-48页 |
3.3 幅值信息提取 | 第48-51页 |
3.3.1 数字均值解调 | 第48-49页 |
3.3.2 数字正交解调 | 第49-51页 |
3.4 通道一致性调节 | 第51-53页 |
3.5 仿真实验与误差分析 | 第53-58页 |
3.5.1 FIR滤波器仿真实验 | 第53-55页 |
3.5.2 幅值信息提取仿真实验 | 第55-56页 |
3.5.3 实验误差分析 | 第56-58页 |
3.6 本章小结 | 第58-60页 |
第4章 系统软件平台设计 | 第60-74页 |
4.1 系统软件结构与工作流程图 | 第60-63页 |
4.2 图像重建算法 | 第63-71页 |
4.2.1 性反投影算法 | 第63-66页 |
4.2.2 Landweber迭代法 | 第66-67页 |
4.2.3 离线Landweber迭代法 | 第67-68页 |
4.2.4 Tikhonov正则化算法 | 第68-70页 |
4.2.5 修正的正则化算法 | 第70-71页 |
4.3 人机界面设计及各部分功能实现 | 第71-73页 |
4.4 本章小结 | 第73-74页 |
第5章 系统测试与实验 | 第74-84页 |
5.1 系统稳定性测试 | 第74-76页 |
5.2 系统数据采集速度与成像速度测试 | 第76-78页 |
5.2.1 采集速度测试 | 第76-77页 |
5.2.2 成像速度测试 | 第77-78页 |
5.3 气液成像实验 | 第78-80页 |
5.3.1 流形成像对比实验 | 第78-79页 |
5.3.2 成像对称性实验 | 第79-80页 |
5.4 液液成像实验 | 第80-82页 |
5.5 本章小结 | 第82-84页 |
第6章 结论与展望 | 第84-86页 |
6.1 结论 | 第84-85页 |
6.2 建议 | 第85-86页 |
参考文献 | 第86-90页 |
致谢 | 第90页 |