首页--工业技术论文--无线电电子学、电信技术论文--无线通信论文--卫星通信和宇宙通信论文

星间链路信号捕获跟踪处理器的研究与设计

摘要第5-7页
ABSTRACT第7-8页
符号对照表第13-14页
缩略语对照表第14-18页
第一章 绪论第18-22页
    1.1 引言第18页
    1.2 课题研究背景和意义第18-19页
        1.2.1 课题研究背景第18-19页
        1.2.2 课题研究的意义第19页
    1.3 国内外研究现状第19-21页
    1.4 本文的主要研究内容和章节安排第21-22页
第二章 捕获跟踪信号处理器总体方案设计第22-30页
    2.1 捕获跟踪处理器的具体方案设计第22-25页
        2.1.1 捕获跟踪体制的选择第22-23页
        2.1.2 捕获跟踪信号处理的主要流程第23-25页
    2.2 捕获跟踪处理器的基本组成第25-26页
    2.3 设计方案可行性分析第26-29页
        2.3.1 传播衰减和灵敏度分析第26-27页
        2.3.2 波束指向误差分析第27-28页
        2.3.3 单通道合成对信噪比的影响第28-29页
    2.4 本章小结第29-30页
第三章 星间链路信号处理关键技术研究与仿真第30-54页
    3.1 采样和数字下变频第30-34页
        3.1.1 带通采样第30-31页
        3.1.2 基于多相滤波的数字下变频第31-33页
        3.1.3 matlab的仿真结果分析第33-34页
    3.2 星间链路信号的特征参数提取第34-43页
        3.2.1 基于非线性变化的载频估计第35-37页
        3.2.2 基于高阶累积量的调制类型识别第37-40页
        3.2.3 基于延时相乘的码速率估计第40-43页
    3.3 小部分带宽法实现单通道单脉冲角跟踪第43-53页
        3.3.1 单通道单脉冲技术第43-44页
        3.3.2 角跟踪模块的基本组成第44-45页
        3.3.3 角跟踪模块的基本工作原理第45-49页
        3.3.4 小部分带宽法的基本原理第49-52页
        3.3.5 matlab仿真结果分析第52-53页
    3.4 本章小结第53-54页
第四章 捕获跟踪处理器的硬件平台设计第54-66页
    4.1 信号处理器的硬件构成第54-56页
    4.2 系统的模块化设计第56-65页
        4.2.1 FPGA芯片的选型与设计第56-57页
        4.2.2 高速ADC的选型和设计第57-58页
        4.2.3 DSP及其外设芯片的选型和设计第58-61页
        4.2.4 时钟设计和电源设计第61-65页
    4.3 本章小结第65-66页
第五章 DSP程序设计与硬件测试第66-86页
    5.1 DSP程序的自启动设计第66-67页
    5.2 DSP与FPGA的数据传输的设计第67-70页
    5.3 信号参数提取的程序设计及硬件测试第70-77页
        5.3.1 载频估计的程序设计及测试第70-73页
        5.3.2 调制类型识别的程序设计及测试第73-75页
        5.3.3 码速率估计算法的程序设计与测试第75-77页
    5.4 角跟踪算法的程序设计及硬件测试第77-81页
        5.4.1 角跟踪算法的程序设计第77-81页
    5.5 系统调试方法与问题解决第81-82页
    5.6 捕获跟踪时间和系统占用资源分析第82-84页
        5.6.1 捕获跟踪时间测试第82-84页
        5.6.2 系统占用资源分析第84页
    5.7 本章小结第84-86页
第六章 总结和展望第86-88页
附录A第88-90页
参考文献第90-92页
致谢第92-94页
作者简介第94-95页

论文共95页,点击 下载论文
上一篇:空间锥体目标微多普勒提取与参数估计
下一篇:爱国者PAC-3/Ⅲ防空系统分析