首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

14bit 250MS/s流水线ADC中采样保持电路的设计

摘要第4-5页
ABSTRACT第5页
第一章 绪论第8-14页
    1.1 论文的背景与意义第8页
    1.2 国内外研究现状第8-11页
    1.3 研究目标和主要内容第11页
    1.4 组织结构第11-14页
第二章 时间交织型流水线ADC及采样保持电路的概述第14-28页
    2.1 流水线ADC的结构和工作原理第14-16页
    2.2 ADC的性能参数第16-18页
        2.2.1 静态参数第16-17页
        2.2.2 动态参数第17-18页
    2.3 时间交织型ADC的结构和工作原理第18-19页
    2.4 时间交织型ADC的非理想因素第19-24页
        2.4.1 失调不匹配的影响第19-21页
        2.4.2 转换增益不匹配的影响第21-22页
        2.4.3 带宽不匹配的影响第22-23页
        2.4.4 采样时刻偏差的影响第23-24页
    2.5 采样保持电路的原理及性能指标第24-26页
        2.5.1 采样保持电路的基本原理第24-25页
        2.5.2 采样保持电路的性能指标第25-26页
        2.5.3 采样保持电路的分类第26页
    2.6 本章小结第26-28页
第三章 采样保持电路的设计与仿真第28-52页
    3.1 整体结构设计第28-32页
        3.1.1 采样保持电路的常用结构第28-30页
        3.1.2 时间交织型ADC中采样保持电路的设计第30-32页
    3.2 开关的分析与设计第32-36页
        3.2.1 采样保持电路的噪声分析第32-33页
        3.2.2 开关的设计第33-36页
    3.3 采样电容的分析与计算第36-37页
    3.4 运算放大器的设计第37-44页
        3.4.1 运算放大器的指标确定第37-38页
        3.4.2 运算放大器结构的对比第38-39页
        3.4.3 增益自举运算放大器设计第39-43页
        3.4.4 共模反馈电路设计第43-44页
    3.5 时钟产生电路设计第44-47页
        3.5.1 时钟的误差来源及影响第44页
        3.5.2 时钟产生电路设计第44-47页
    3.6 整体电路前仿真第47-50页
    3.7 本章小结第50-52页
第四章 版图设计和后仿真第52-58页
    4.1 数模混合电路中版图设计技术第52-53页
        4.1.1 数字电路与模拟电路的隔离第52页
        4.1.2 匹配性设计第52-53页
        4.1.3 减小版图寄生效应第53页
    4.2 采样保持电路的版图设计第53-54页
    4.3 电路后仿真结果及分析第54-57页
    4.4 本章小结第57-58页
第五章 总结与展望第58-60页
    5.1 总结第58页
    5.2 展望第58-60页
致谢第60-62页
参考文献第62-66页
作者简介第66页

论文共66页,点击 下载论文
上一篇:中国银行卡产业的网络外部性实证分析
下一篇:晚清驻英使馆社会生活研究--以郭嵩焘和曾纪泽任内为中心