摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第8-14页 |
1.1 论文的背景与意义 | 第8页 |
1.2 国内外研究现状 | 第8-11页 |
1.3 研究目标和主要内容 | 第11页 |
1.4 组织结构 | 第11-14页 |
第二章 时间交织型流水线ADC及采样保持电路的概述 | 第14-28页 |
2.1 流水线ADC的结构和工作原理 | 第14-16页 |
2.2 ADC的性能参数 | 第16-18页 |
2.2.1 静态参数 | 第16-17页 |
2.2.2 动态参数 | 第17-18页 |
2.3 时间交织型ADC的结构和工作原理 | 第18-19页 |
2.4 时间交织型ADC的非理想因素 | 第19-24页 |
2.4.1 失调不匹配的影响 | 第19-21页 |
2.4.2 转换增益不匹配的影响 | 第21-22页 |
2.4.3 带宽不匹配的影响 | 第22-23页 |
2.4.4 采样时刻偏差的影响 | 第23-24页 |
2.5 采样保持电路的原理及性能指标 | 第24-26页 |
2.5.1 采样保持电路的基本原理 | 第24-25页 |
2.5.2 采样保持电路的性能指标 | 第25-26页 |
2.5.3 采样保持电路的分类 | 第26页 |
2.6 本章小结 | 第26-28页 |
第三章 采样保持电路的设计与仿真 | 第28-52页 |
3.1 整体结构设计 | 第28-32页 |
3.1.1 采样保持电路的常用结构 | 第28-30页 |
3.1.2 时间交织型ADC中采样保持电路的设计 | 第30-32页 |
3.2 开关的分析与设计 | 第32-36页 |
3.2.1 采样保持电路的噪声分析 | 第32-33页 |
3.2.2 开关的设计 | 第33-36页 |
3.3 采样电容的分析与计算 | 第36-37页 |
3.4 运算放大器的设计 | 第37-44页 |
3.4.1 运算放大器的指标确定 | 第37-38页 |
3.4.2 运算放大器结构的对比 | 第38-39页 |
3.4.3 增益自举运算放大器设计 | 第39-43页 |
3.4.4 共模反馈电路设计 | 第43-44页 |
3.5 时钟产生电路设计 | 第44-47页 |
3.5.1 时钟的误差来源及影响 | 第44页 |
3.5.2 时钟产生电路设计 | 第44-47页 |
3.6 整体电路前仿真 | 第47-50页 |
3.7 本章小结 | 第50-52页 |
第四章 版图设计和后仿真 | 第52-58页 |
4.1 数模混合电路中版图设计技术 | 第52-53页 |
4.1.1 数字电路与模拟电路的隔离 | 第52页 |
4.1.2 匹配性设计 | 第52-53页 |
4.1.3 减小版图寄生效应 | 第53页 |
4.2 采样保持电路的版图设计 | 第53-54页 |
4.3 电路后仿真结果及分析 | 第54-57页 |
4.4 本章小结 | 第57-58页 |
第五章 总结与展望 | 第58-60页 |
5.1 总结 | 第58页 |
5.2 展望 | 第58-60页 |
致谢 | 第60-62页 |
参考文献 | 第62-66页 |
作者简介 | 第66页 |