中断连续波雷达信号处理系统设计及FPGA实现
摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-12页 |
1.1 课题研究背景 | 第7-8页 |
1.2 中断连续波雷达的关键技术 | 第8-10页 |
1.3 本文的主要工作及内容安排 | 第10-12页 |
2 中断连续波雷达回波信号建模与仿真 | 第12-27页 |
2.1 雷达发射信号分析 | 第12-18页 |
2.1.1 二相编码信号 | 第12-14页 |
2.1.2 多相编码信号 | 第14-16页 |
2.1.3 线性调频信号 | 第16-18页 |
2.2 中断连续波雷达回波模型 | 第18-19页 |
2.3 目标起伏模型 | 第19-21页 |
2.4 杂波建模与仿真 | 第21-25页 |
2.4.1 杂波统计模型 | 第22-24页 |
2.4.2 杂波仿真 | 第24-25页 |
2.5 中断连续波雷达回波信号仿真 | 第25-26页 |
2.6 本章小结 | 第26-27页 |
3 信号处理算法设计与仿真 | 第27-45页 |
3.1 信号处理单元的基本结构 | 第27页 |
3.2 数字下变频 | 第27-30页 |
3.3 脉冲压缩系统设计 | 第30-36页 |
3.3.1 频域脉冲压缩 | 第30-33页 |
3.3.2 旁瓣抑制 | 第33-36页 |
3.3.3 脉冲压缩仿真结果 | 第36页 |
3.4 杂波抑制 | 第36-42页 |
3.4.1 杂波对消器 | 第37-39页 |
3.4.2 基于零点设计法的MTI滤波器 | 第39-41页 |
3.4.3 杂波抑制仿真结果 | 第41-42页 |
3.5 动目标检测 | 第42-44页 |
3.5.1 动目标检测原理 | 第42-43页 |
3.5.2 动目标检测仿真结果 | 第43-44页 |
3.6 本章小结 | 第44-45页 |
4 多通道信号处理硬件系统设计与实现 | 第45-62页 |
4.1 硬件电路总体方案 | 第45-47页 |
4.2 核心电路设计 | 第47-55页 |
4.2.1 ADC电路 | 第47-49页 |
4.2.2 外部存储器电路 | 第49-50页 |
4.2.3 电源模块 | 第50-54页 |
4.2.4 时钟电路 | 第54-55页 |
4.3 核心电路功能与性能测试 | 第55-61页 |
4.3.1 电源网络测试 | 第55-57页 |
4.3.2 ADC测试 | 第57-59页 |
4.3.3 DDR3存储器测试 | 第59-61页 |
4.3.4 FPP加载模式测试 | 第61页 |
4.4 本章小结 | 第61-62页 |
5 信号处理系统的FPGA实现 | 第62-70页 |
5.1 信号处理系统总体设计 | 第62页 |
5.2 信号处理系统FPGA实现 | 第62-68页 |
5.2.1 数字下变频模块 | 第62-64页 |
5.2.2 频域脉冲压缩模块 | 第64-66页 |
5.2.3 杂波抑制模块 | 第66-68页 |
5.2.4 FFT模块 | 第68页 |
5.3 系统功能测试 | 第68-69页 |
5.4 本章小结 | 第69-70页 |
6 总结 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-75页 |
攻读硕士期间的研究成果和参与的科研项目 | 第75页 |