一种高效高质量的FPGA技术映射算法
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第9-10页 |
缩略语对照表 | 第10-13页 |
第一章 绪论 | 第13-17页 |
1.1 研究背景 | 第13-14页 |
1.2 国内外研究现状 | 第14-16页 |
1.3 论文内容及章节安排 | 第16-17页 |
第二章 相关知识介绍 | 第17-31页 |
2.1 FPGA结构 | 第17-20页 |
2.1.1 基本逻辑单元 | 第17-18页 |
2.1.2 可配置逻辑单元 | 第18-19页 |
2.1.3 可编程布线资源 | 第19-20页 |
2.2 FPGA的CAD流程 | 第20-27页 |
2.3 技术映射问题 | 第27-30页 |
2.3.1 技术映射概念 | 第27页 |
2.3.2 技术映射流程 | 第27-28页 |
2.3.3 FlowMap技术映射算法 | 第28-30页 |
2.4 本章小结 | 第30-31页 |
第三章 基于BDD的逻辑优化算法 | 第31-49页 |
3.1 BDD及其域操作 | 第31-42页 |
3.1.1 BDD定义与构造 | 第31-33页 |
3.1.2 ROBDD有序化和ROBDD化简 | 第33-34页 |
3.1.3 ROBDD域操作 | 第34-41页 |
3.1.4 ROBDD的实现方法 | 第41-42页 |
3.2 算法设计 | 第42-46页 |
3.2.1 ROBDD建立 | 第43-44页 |
3.2.2 删除冗余节点 | 第44页 |
3.2.3 删除无效节点 | 第44页 |
3.2.4 ROBDD化简 | 第44-45页 |
3.2.5 ROBDD分解 | 第45-46页 |
3.3 本章小结 | 第46-49页 |
第四章 一种启发式结构优化算法 | 第49-65页 |
4.1 电路DAG表示 | 第49-52页 |
4.2 算法总体结构 | 第52页 |
4.3 划分产生 | 第52-56页 |
4.4 划分选择 | 第56-60页 |
4.4.1 向前遍历 | 第56-58页 |
4.4.2 向后遍历 | 第58-60页 |
4.5 LUT覆盖 | 第60页 |
4.6 算法进一步优化 | 第60-62页 |
4.6.1 边面积流计算公式优化 | 第60-61页 |
4.6.2 节点面积流计算公式优化 | 第61-62页 |
4.6.3 迭代次数优化 | 第62页 |
4.7 算法分析 | 第62-63页 |
4.8 本章小结 | 第63-65页 |
第五章 算法实现与测试 | 第65-71页 |
5.1 逻辑优化算法实现 | 第65-66页 |
5.1.1 数据结构设计 | 第65页 |
5.1.2 实验测试 | 第65-66页 |
5.2 结构优化算法实现 | 第66-69页 |
5.2.1 数据结构设计 | 第66-68页 |
5.2.2 实验测试 | 第68-69页 |
5.3 本章小结 | 第69-71页 |
第六章 总结与展望 | 第71-73页 |
6.1 文章总结 | 第71页 |
6.2 前景展望 | 第71-73页 |
参考文献 | 第73-77页 |
致谢 | 第77-79页 |
作者简介 | 第79-80页 |