摘要 | 第1-5页 |
ABSTRACT | 第5-7页 |
目录 | 第7-13页 |
第一章 绪论 | 第13-21页 |
·课题的研究背景与意义 | 第13页 |
·可重构硬件容错技术研究现状 | 第13-19页 |
·可重构硬件故障模型 | 第13-14页 |
·可重构硬件容错技术分析 | 第14-19页 |
·本文的主要研究工作与内容组织 | 第19-21页 |
第二章 具有在线自主容错能力的三维可重构阵列结构设计 | 第21-37页 |
·引言 | 第21页 |
·三维可重构阵列体系结构 | 第21-22页 |
·三维容错开关块结构 | 第22-26页 |
·三维基本开关块结构 | 第22-23页 |
·三维容错开关块结构 | 第23-26页 |
·功能细胞结构 | 第26-34页 |
·可配置逻辑模块 | 第26-28页 |
·信息配置模块 | 第28页 |
·测试模块 | 第28-29页 |
·容错控制模块 | 第29-34页 |
·线网控制器 | 第34-35页 |
·本章小结 | 第35-37页 |
第三章 三维结构可重构阵列在线自诊断与自修复方法研究 | 第37-47页 |
·引言 | 第37-38页 |
·三维可重构阵列功能细胞在线自诊断与自修复方法 | 第38-44页 |
·功能细胞在线自诊断方法 | 第38-40页 |
·功能细胞在线自修复方法 | 第40-44页 |
·三维可重构阵列互连资源在线自诊断与自修复方法 | 第44-46页 |
·互连资源在线自诊断方法 | 第44页 |
·互连资源在线自修复方法 | 第44-46页 |
·本章小结 | 第46-47页 |
第四章 应用实例与实验结果分析 | 第47-67页 |
·实验平台与设计流程 | 第47-48页 |
·实验平台介绍 | 第47-48页 |
·实验设计开发流程 | 第48页 |
·应用实例设计及实验结果分析 | 第48-61页 |
·四位并行乘法器 | 第48-55页 |
·四位加法/减法器 | 第55-61页 |
·容错性能分析 | 第61-66页 |
·容错能力分析 | 第61-63页 |
·硬件资源开销分析 | 第63-64页 |
·容错时间开销分析 | 第64-66页 |
·本章小结 | 第66-67页 |
第五章 总结与展望 | 第67-69页 |
·研究工作总结 | 第67页 |
·后续研究建议 | 第67-69页 |
参考文献 | 第69-74页 |
致谢 | 第74-75页 |
在学期间的研究成果及发表的学术论文 | 第75页 |