| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 一 绪论 | 第8-12页 |
| ·研究背景 | 第8-10页 |
| ·国内外研究动态 | 第10-11页 |
| ·本文组织结构 | 第11-12页 |
| 二 固态硬盘中的纠错码 | 第12-18页 |
| ·固态硬盘中使用的BCH(4208,4096,8)编译码器 | 第12-14页 |
| ·BCH 纠错码的理论基础 | 第14-17页 |
| ·本章小结 | 第17-18页 |
| 三 复合域以及复合域中算法的推导 | 第18-28页 |
| ·复合域的推导 | 第18-22页 |
| ·子域中常数乘法器的设计 | 第22-23页 |
| ·子域中任意数乘法器的设计 | 第23-25页 |
| ·复合域乘法器的设计 | 第25页 |
| ·复合域乘法求逆电路的设计 | 第25-27页 |
| ·本章小结 | 第27-28页 |
| 四 BCH(4208,4096,8)编码器的设计 | 第28-34页 |
| ·编码器的整体架构设计 | 第28-29页 |
| ·编码器模块的设计 | 第29-33页 |
| ·本章小结 | 第33-34页 |
| 五 BCH(4208,4096,8)译码器的设计 | 第34-45页 |
| ·译码器的整体架构设计 | 第34-36页 |
| ·伴随式生成模块的设计 | 第36-39页 |
| ·错误位置方程生成模块的设计 | 第39-42页 |
| ·钱氏搜根器模块的设计 | 第42-44页 |
| ·本章小结 | 第44-45页 |
| 六 仿真与测试验证 | 第45-54页 |
| ·仿真平台的整体架构 | 第45-46页 |
| ·仿真激励的输入及结果校验 | 第46-47页 |
| ·DC 综合与FPGA 验证 | 第47-49页 |
| ·仿真波形及其分析 | 第49-53页 |
| ·本章小结 | 第53-54页 |
| 七 总结与展望 | 第54-56页 |
| ·总结 | 第54-55页 |
| ·展望 | 第55-56页 |
| 致谢 | 第56-57页 |
| 参考文献 | 第57-59页 |