| 摘要 | 第1-7页 |
| Abstract | 第7-19页 |
| 第一章 绪论 | 第19-24页 |
| ·研究背景及意义 | 第19-21页 |
| ·研究内容及贡献 | 第21-22页 |
| ·本文结构安排 | 第22-24页 |
| 第二章 同轴电缆接入物理层关键技术现状 | 第24-45页 |
| ·同轴电缆网络信道特性 | 第24-25页 |
| ·EoC 接入技术现状 | 第25-28页 |
| ·标准 EoC 接入技术 | 第25-27页 |
| ·其他 EoC 接入技术 | 第27-28页 |
| ·物理层关键技术 | 第28-43页 |
| ·OFDM 技术 | 第28-42页 |
| ·OFDMA 技术 | 第42-43页 |
| ·本章小结 | 第43-45页 |
| 第三章 同轴电缆千兆速率接入物理层信号处理需求分析 | 第45-61页 |
| ·应用场景 | 第45-46页 |
| ·系统物理层描述 | 第46-52页 |
| ·实测信道 | 第46-48页 |
| ·基本参数 | 第48-49页 |
| ·帧结构 | 第49-52页 |
| ·需求分析 | 第52-60页 |
| ·设计目标 | 第52-53页 |
| ·技术指标分析 | 第53-58页 |
| ·关键技术分析 | 第58-59页 |
| ·软件功能分析 | 第59-60页 |
| ·本章小结 | 第60-61页 |
| 第四章 物理层数字信号处理算法与软件总体设计 | 第61-97页 |
| ·物理层信号处理构架 | 第61-64页 |
| ·硬件总体结构 | 第61-62页 |
| ·系统工作流程 | 第62-63页 |
| ·基带信号处理 | 第63-64页 |
| ·DSP 关键算法设计 | 第64-88页 |
| ·系统模型 | 第64-68页 |
| ·上行链路处理算法 | 第68-78页 |
| ·下行链路处理算法 | 第78-83页 |
| ·链路级仿真性能 | 第83-88页 |
| ·DSP 软件总体设计 | 第88-96页 |
| ·总体结构 | 第89-93页 |
| ·子系统描述 | 第93-95页 |
| ·运行流程 | 第95-96页 |
| ·本章小结 | 第96-97页 |
| 第五章 物理层数字信号处理 DSP 软件实现 | 第97-117页 |
| ·DSP 关键算法实现 | 第97-104页 |
| ·上行同步信号检测 | 第97-99页 |
| ·上行信道估计 | 第99-101页 |
| ·下行频率粗同步 | 第101-103页 |
| ·下行信道估计 | 第103-104页 |
| ·DSP 软件详细设计 | 第104-110页 |
| ·控制模块 | 第105-107页 |
| ·发送模块 | 第107-108页 |
| ·接收模块 | 第108-110页 |
| ·DSP 终端子系统实现举例 | 第110-116页 |
| ·信号流程 | 第110-112页 |
| ·三核处理 | 第112-114页 |
| ·系统优化 | 第114-115页 |
| ·性能评估 | 第115-116页 |
| ·本章小结 | 第116-117页 |
| 第六章 工程验证与性能测试 | 第117-124页 |
| ·工程验证 | 第117-119页 |
| ·工程平台 | 第117-118页 |
| ·验证方案 | 第118-119页 |
| ·性能测试 | 第119-123页 |
| ·RF 带宽 | 第119-120页 |
| ·频谱利用率 | 第120页 |
| ·时钟同步性能 | 第120-122页 |
| ·接收动态范围 | 第122页 |
| ·误码率 | 第122-123页 |
| ·本章小结 | 第123-124页 |
| 第七章 结束语 | 第124-126页 |
| ·总结及主要贡献 | 第124页 |
| ·下一步工作的建议和未来研究方向 | 第124-126页 |
| 致谢 | 第126-127页 |
| 参考文献 | 第127-130页 |
| 个人简历 | 第130-131页 |
| 攻读硕士学位期间的研究成果 | 第131-132页 |