| 摘要 | 第1-7页 |
| Abstract | 第7-8页 |
| 目录 | 第8-10页 |
| 第1章 绪论 | 第10-13页 |
| ·课题的研究背景与现状 | 第10-11页 |
| ·课题的研究背景 | 第10页 |
| ·课题的研究现状 | 第10-11页 |
| ·论文的主要工作 | 第11页 |
| ·论文的结构安排 | 第11-13页 |
| 第2章 LTE-Advanced仿真平台的设计与实现 | 第13-23页 |
| ·仿真平台的总体架构 | 第13-14页 |
| ·下行仿真参数 | 第14-15页 |
| ·LTE-Advanced系统参数 | 第14-15页 |
| ·信道仿真参数 | 第15页 |
| ·仿真平台的具体实现 | 第15-21页 |
| ·参数初始化模块 | 第15-16页 |
| ·原始数据生成模块 | 第16页 |
| ·发送模块 | 第16-20页 |
| ·信道模块 | 第20-21页 |
| ·接收模块 | 第21页 |
| ·性能统计模块 | 第21页 |
| ·仿真结果 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第3章 波束赋形算法仿真分析 | 第23-35页 |
| ·波束赋形原理 | 第23页 |
| ·波束赋形算法 | 第23-28页 |
| ·经典波束赋形算法 | 第23-24页 |
| ·基于码本的波束赋形算法 | 第24-26页 |
| ·基于信道相关矩阵分解的波束赋形算法 | 第26-27页 |
| ·基于信道SVD分解的波束赋形算法 | 第27-28页 |
| ·仿真模型与基本参数配置 | 第28-29页 |
| ·仿真模型 | 第28-29页 |
| ·基本参数配置 | 第29页 |
| ·仿真结果与性能比较 | 第29-34页 |
| ·本章小结 | 第34-35页 |
| 第4章 基于SVD分解的波束赋形FPGA实现 | 第35-60页 |
| ·FPGA的基本原理与结构 | 第35-37页 |
| ·FPGA的原理与特点 | 第35页 |
| ·查找表型FPGA结构 | 第35-36页 |
| ·Virtex-5的基本结构 | 第36-37页 |
| ·Jacobi算法和CORDIC算法 | 第37-41页 |
| ·Jacobi算法 | 第37-39页 |
| ·CORDIC算法 | 第39-41页 |
| ·2×2复矩阵的SVD分解过程 | 第41-43页 |
| ·波束赋形算法FPGA实现与验证 | 第43-53页 |
| ·总体设计 | 第43-45页 |
| ·数据格式的设定和数据的量化 | 第45-46页 |
| ·主要模块的设计实现 | 第46-50页 |
| ·主要模块的仿真验证 | 第50-53页 |
| ·系统仿真结果与分析 | 第53-59页 |
| ·本章小结 | 第59-60页 |
| 第5章 总结与展望 | 第60-61页 |
| 致谢 | 第61-62页 |
| 参考文献 | 第62-66页 |
| 攻读硕士学位期间发表的论文 | 第66页 |