| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 绪论 | 第7-14页 |
| ·图像融合的概述 | 第7-9页 |
| ·DSP并行实时图像融合系统发展的必然性 | 第9-12页 |
| ·DSP在图像融合中的应用 | 第9-10页 |
| ·并行处理技术发展的必然性 | 第10-11页 |
| ·DSP并行处理技术在国内外发展现状 | 第11-12页 |
| ·论文研究背景及工作意义 | 第12-13页 |
| ·本文的主要工作 | 第13-14页 |
| 2 实时图像融合的双DSP并行系统硬件结构设计 | 第14-34页 |
| ·DSP系统一般设计流程 | 第14-16页 |
| ·实时图像融合的双DSP并行系统总体方案设计 | 第16-18页 |
| ·系统设计方案论证 | 第16-17页 |
| ·双DSP并行融合系统总体结构设计 | 第17-18页 |
| ·系统外围电路设计 | 第18-29页 |
| ·TMS320DM642芯片介绍 | 第19-20页 |
| ·视频采集模块结构设计 | 第20-22页 |
| ·融合数据合成模块结构设计 | 第22-23页 |
| ·视频输出模块结构设计 | 第23-24页 |
| ·存储模块结构设计 | 第24-26页 |
| ·电源模块设计 | 第26-29页 |
| ·DSP并行系统JTAG链设计 | 第29-31页 |
| ·JTAG工作原理 | 第29-30页 |
| ·双DSP系统JTAG链设计 | 第30-31页 |
| ·双DSP系统PCB版图设计 | 第31-33页 |
| ·层叠结构的设计 | 第31-32页 |
| ·系统电路PCB布局与布线 | 第32-33页 |
| ·本章小结 | 第33-34页 |
| 3 双DSP并行系统调试软件配置及驱动开发 | 第34-43页 |
| ·多处理器调试软件配置 | 第34-38页 |
| ·CCS概述 | 第34-35页 |
| ·双处理器调试CCS配置 | 第35-37页 |
| ·并行调试管理器 | 第37-38页 |
| ·视频采集驱动设计 | 第38-42页 |
| ·基于DM642的视频驱动模型介绍 | 第38-39页 |
| ·视频采集类微驱动程序设计 | 第39-42页 |
| ·本章小结 | 第42-43页 |
| 4 双DSP并行系统性能分析方法研究 | 第43-51页 |
| ·融合算法实时性分析 | 第43-47页 |
| ·融合算法实时性分析必要性 | 第43-44页 |
| ·融合算法实时性分析方法 | 第44-47页 |
| ·加速比和系统效率计算方法 | 第47-50页 |
| ·阿姆达尔定律 | 第47-49页 |
| ·并行系统加速比和系统效率计算 | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 5 双DSP实时图像融合系统算法实现可行性分析及实验分析 | 第51-62页 |
| ·DM642数据存储方式设置 | 第51-53页 |
| ·拉普拉斯金字塔算法的硬件实现 | 第53-57页 |
| ·拉普拉斯金字塔算法 | 第53-55页 |
| ·拉普拉斯金字塔融合算法的简化 | 第55-57页 |
| ·现有融合算法在双DSP系统上实现可行性分析及实验分析 | 第57-61页 |
| ·现有融合算法在双DSP系统上实现可行性分析 | 第57-59页 |
| ·实验数据分析 | 第59-61页 |
| ·本章小结 | 第61-62页 |
| 6 结束语 | 第62-64页 |
| ·本论文工作的总结 | 第62页 |
| ·下一步工作的展望 | 第62-64页 |
| 致谢 | 第64-65页 |
| 参考文献 | 第65-69页 |
| 附录 | 第69页 |