基于FPGA的信号处理平台设计与实现
摘要 | 第1-7页 |
Abstract | 第7-11页 |
第1章 绪论 | 第11-16页 |
·课题来源与背景 | 第11-13页 |
·课题研究意义和发展趋势 | 第13-14页 |
·主要研究内容 | 第14-15页 |
·论文主要结构及内容 | 第15-16页 |
第2章 系统整体结构介绍 | 第16-22页 |
·系统的整体结构 | 第16页 |
·主要实现功能、技术指标以及芯片的选取 | 第16-19页 |
·主要功能 | 第16-17页 |
·技术指标 | 第17-18页 |
·芯片选型 | 第18-19页 |
·平台的设计方案和数据处理流程介绍 | 第19-22页 |
·平台的设计方案 | 第19-20页 |
·数据处理流程 | 第20-22页 |
第3章 平台的硬件电路设计 | 第22-37页 |
·模拟信号采集电路 | 第22-24页 |
·前端的信号调理电路 | 第22页 |
·模数转换电路 | 第22-23页 |
·AD9262 工作模式设置 | 第23-24页 |
·数字信号输出电路 | 第24-26页 |
·AD9717 数模转换电路 | 第24-25页 |
·后端的信号调整电路 | 第25页 |
·AD9717 数模转换实现 | 第25-26页 |
·数据输出时序 | 第26页 |
·光纤通信电路 | 第26-28页 |
·并串转换电路 | 第27页 |
·光电转换电路 | 第27-28页 |
·TLK1501 工作时序介绍 | 第28页 |
·SDRAM 存储电路 | 第28-32页 |
·SDRAM 存储电路设计 | 第28页 |
·SDRAM 工作方式设置 | 第28-29页 |
·SDRAM 工作时序介绍 | 第29-32页 |
·FLASH 存储电路 | 第32-33页 |
·FLASH 存储电路设计 | 第32页 |
·FLASH 工作方式设置 | 第32-33页 |
·FLASH 控制时序介绍 | 第33页 |
·PCI 总线接口电路 | 第33-35页 |
·PCI 总线接口电路设计 | 第33-34页 |
·PCI 总线接口时序介绍 | 第34-35页 |
·CAN 总线控制器实现介绍 | 第35-37页 |
第4章 FPGA 控制模块设计 | 第37-60页 |
·模数电路控制模块的设计 | 第37-41页 |
·SPI 总线接口配置模块设计 | 第37-38页 |
·内部 FIFO 模块的实现 | 第38-41页 |
·数模电路控制模块的设计 | 第41页 |
·光纤通信控制模块 | 第41-43页 |
·SDRAM 控制模块实现 | 第43-46页 |
·初始化及配置模式寄存器操作实现 | 第43-45页 |
·读写操作实现 | 第45-46页 |
·刷新操作实现 | 第46页 |
·FLASH 存储模块实现 | 第46-48页 |
·PCI 总线接口模块实现 | 第48页 |
·CAN 总线控制器 IP Core 实现 | 第48-60页 |
·接口管理逻辑模块设计 | 第49-50页 |
·位时序逻辑模块设计 | 第50-52页 |
·位流处理器模块设计 | 第52-56页 |
·错误管理逻辑模块设计 | 第56-57页 |
·验收滤波器模块设计 | 第57-59页 |
·信息缓冲器模块设计 | 第59-60页 |
第5章 平台功能验证及性能测试 | 第60-69页 |
·模拟信号采集电路性能测试 | 第60-61页 |
·模数电路控制模块时序测试 | 第60页 |
·模数转换芯片性能分析 | 第60-61页 |
·数字信号输出电路性能测试 | 第61-62页 |
·数模转换电路输出信号性能分析 | 第61-62页 |
·光纤通信电路测试 | 第62-63页 |
·SDRAM 存储电路测试 | 第63页 |
·FLASH 存储电路测试 | 第63-64页 |
·PCI 总线接口电路测试 | 第64页 |
·CAN 总线控制器 IP Core 性能测试 | 第64-69页 |
·接口管理逻辑模块验证 | 第64-65页 |
·位时序逻辑模块验证 | 第65-66页 |
·位流处理器模块验证 | 第66-69页 |
结论 | 第69-70页 |
附录Ⅰ CAN 总线控制器地址 | 第70-71页 |
参考文献 | 第71-73页 |
致谢 | 第73-74页 |
攻读硕士期间发表(含录用)的学术论文 | 第74页 |