流水式折叠插值模数转换器的关键技术
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-12页 |
·课题背景 | 第8-9页 |
·模数转换器的发展现状和发展趋势 | 第9-10页 |
·课题研究的意义 | 第10-11页 |
·本论文的结构 | 第11-12页 |
第2章 流水式折叠插值ADC的行为级系统建模 | 第12-27页 |
·流水式折叠插值ADC的结构 | 第12-15页 |
·套筒式折叠插值ADC的结构 | 第12-14页 |
·流水式折叠插值ADC的结构 | 第14-15页 |
·流水式折叠插值ADC结构的行为级系统建模 | 第15-26页 |
·高四位行为级系统建模 | 第15-18页 |
·中间三位行为级系统建模 | 第18-22页 |
·低三位行为级系统建模 | 第22-26页 |
·本章小结 | 第26-27页 |
第3章 流水式折叠插值ADC的电路设计 | 第27-55页 |
·折叠预处理器电路设计 | 第27-31页 |
·传统的折叠预处理器 | 第27-28页 |
·流水式折叠插值结构的折叠预处理器电路 | 第28-31页 |
·电阻插值电路设计 | 第31-35页 |
·传统的电阻插值电路 | 第31-32页 |
·本论文采用的环带式电阻插值电路 | 第32-35页 |
·二阶补偿带隙参考电压源电路设计 | 第35-40页 |
·基本原理 | 第35-40页 |
·采样保持电路设计 | 第40-44页 |
·结构分析 | 第40-41页 |
·电路设计 | 第41-44页 |
·预放大器电路设计 | 第44-46页 |
·选择折叠插值信号电路设计 | 第46-49页 |
·数字校正技术 | 第49-54页 |
·流水式折叠插值数字校正的设计方法 | 第49-50页 |
·数字信号之间时间差的产生方法 | 第50-53页 |
·数字信号的输出电路 | 第53-54页 |
·本章小结 | 第54-55页 |
第4章 流水式折叠插值ADC整体仿真和版图设计 | 第55-65页 |
·整体ADC性能指标的仿真结果 | 第55-61页 |
·ADC的性能指标 | 第55页 |
·整体ADC的静态性能仿真结果 | 第55-56页 |
·整体ADC的动态性能仿真结果 | 第56-61页 |
·基本版图考虑的因素 | 第61页 |
·整体版图布局和电源规划 | 第61-63页 |
·版图参数提取和后仿真 | 第63-64页 |
·本章小结 | 第64-65页 |
结论 | 第65-66页 |
参考文献 | 第66-70页 |
附录 1 | 第70-72页 |
攻读学位期间发表的学术论文 | 第72-74页 |
致谢 | 第74页 |