摘要 | 第1-6页 |
Abstract | 第6-13页 |
第1章 绪论 | 第13-24页 |
·专用指令集处理器 | 第13-15页 |
·专用指令集处理器设计方法 | 第15-17页 |
·影响处理器存储部件可靠性的因素—软错误 | 第17-21页 |
·软错误 | 第17-20页 |
·软错误的分类 | 第20-21页 |
·本文的主要工作 | 第21-22页 |
·本文的组织结构 | 第22-24页 |
第2章 处理器存储部件可靠性评估研究现状 | 第24-31页 |
·处理器存储部件可靠性指标AVF | 第24-26页 |
·处理器存储部件可靠性评估研究现状 | 第26-31页 |
第3章 可重定向的ASIP评估环境 | 第31-46页 |
·可重定向的仿真环境 | 第31-43页 |
·处理器模型xpMODEL | 第31-39页 |
·仿真器 | 第39-43页 |
·基于仿真的评估环境 | 第43-46页 |
第4章 ASIP存储部件可靠性评估方法 | 第46-64页 |
·体系结构易受损因子AVF公式 | 第46-47页 |
·存储部件AVF评估的切入点 | 第47-48页 |
·有效指令/无效指令 | 第48-50页 |
·静态无效指令 | 第48-49页 |
·动态无效指令 | 第49-50页 |
·无效数据/有效数据 | 第50-55页 |
·静态无效指令的无效数据分析 | 第51页 |
·动态无效指令的无效数据分析 | 第51-55页 |
·无效位位数 | 第55-62页 |
·指令格式 | 第55-57页 |
·寻址方式 | 第57-59页 |
·无效位位数分析 | 第59-62页 |
·无效间隔 | 第62-63页 |
·本章小结 | 第63-64页 |
第5章 基于指令行为仿真的ASIP存储部件可靠性评估 | 第64-93页 |
·评估系统的组成结构 | 第64-66页 |
·目标体系结构描述 | 第66-69页 |
·无效指令的搜索 | 第69-83页 |
·静态无效指令的分析 | 第69-78页 |
·动态无效指令的分析 | 第78-82页 |
·无效指令分析 | 第82-83页 |
·存储部件的AVF评估 | 第83-85页 |
·实例分析—指令队列的可靠性评估 | 第85-92页 |
·本章小结 | 第92-93页 |
第6章 cache的可靠性评估 | 第93-102页 |
·处理器的重要存储部件—cache | 第93-94页 |
·cache的评估特点 | 第94-95页 |
·指令/数据阵列中无效间隔的分析 | 第95-97页 |
·指令/数据的有效性/无效性的判断 | 第96-97页 |
·地址标识阵列 | 第97-98页 |
·写策略为写直达法 | 第97-98页 |
·写策略为写回法 | 第98页 |
·实例分析—数据cache的可靠性评估 | 第98-100页 |
·本章小结 | 第100-102页 |
第7章 总结与展望 | 第102-106页 |
·本文的主要工作 | 第102-103页 |
·研究方法和成果 | 第103-105页 |
·进一步的研究工作 | 第105-106页 |
参考文献 | 第106-112页 |
致谢 | 第112-113页 |
攻读学位期间发表的学术论文 | 第113页 |