DVB-T信道编解码算法研究及FPGA实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-14页 |
·DVB-T系统简介 | 第9页 |
·差错控制技术 | 第9-11页 |
·信道编码理论及其发展 | 第10-11页 |
·交织技术的应用 | 第11页 |
·FPGA设计方法介绍 | 第11-13页 |
·设计目标和论文组织 | 第13-14页 |
第二章 RS编解码算法介绍及硬件实现 | 第14-39页 |
·RS编码算法 | 第14页 |
·RS编码器的设计 | 第14-18页 |
·DVB-T系统的RS编码器特点 | 第14-15页 |
·乘法器与求逆器设计 | 第15-16页 |
·RS编码器设计 | 第16-18页 |
·RS解码算法 | 第18-26页 |
·伴随式的计算 | 第18-19页 |
·错误位置多项式的求解 | 第19-23页 |
·利用钱搜索的方法计算错误位置 | 第23页 |
·利用 Forney算法计算错误值 | 第23-26页 |
·RS解码器设计 | 第26-39页 |
·算法的仿真和一些参数的计算 | 第27页 |
·电路的总体设计 | 第27-29页 |
·伴随式的计算电路 | 第29-32页 |
·错误位置多项式和错误值多项式求解的电路设计 | 第32-34页 |
·计算错误位置的电路设计 | 第34-36页 |
·计算错误值的电路设计 | 第36-37页 |
·结果输出电路 | 第37-39页 |
第三章 卷积交织原理介绍及硬件实现 | 第39-44页 |
·卷积交织的原理 | 第39-40页 |
·卷积交织的原理 | 第39页 |
·DVB-T系统中的卷积交织 | 第39-40页 |
·卷积交织的硬件实现 | 第40-44页 |
·设计思想 | 第40页 |
·RAM地址分配 | 第40-41页 |
·读写地址生成 | 第41-42页 |
·仿真结果 | 第42-44页 |
第四章 卷积码编解码算法介绍及硬件实现 | 第44-58页 |
·卷积码编码原理 | 第44-46页 |
·卷积码编码器一般结构 | 第44-45页 |
·卷积码的状态图表示 | 第45-46页 |
·卷积码的栅格图表示 | 第46页 |
·卷积码的FPGA实现 | 第46-47页 |
·硬件设计框图 | 第46-47页 |
·程序设计 | 第47页 |
·仿真结果 | 第47页 |
·维特比译码原理 | 第47-58页 |
·维特比译码算法的总体描述 | 第47-50页 |
·Viterbi译码器的特点及截尾译码算法 | 第50-51页 |
·Viterbi译码器的主要组成框图及其基本功能 | 第51-58页 |
第五章 DVB-T系统信道编解码用于实际通信系统 | 第58-64页 |
·编码器输入输出端接口介绍 | 第58-60页 |
·SPI(同步并行接口)接口介绍 | 第58-60页 |
·G.703 接口简介 | 第60页 |
·速率控制设计 | 第60-64页 |
·需要速率控制的原因 | 第60-61页 |
·速率控制及接口的设计 | 第61-64页 |
第六章 总结 | 第64-65页 |
参考文献 | 第65-66页 |
附录 | 第66-71页 |
致谢 | 第71页 |