基于8051单片机IP软核的优化设计及应用研究
摘要 | 第1-4页 |
Abstract | 第4-10页 |
1 绪论 | 第10-17页 |
·课题研究意义和目的 | 第10-13页 |
·国内外现状和发展趋势 | 第13-16页 |
·课题的研究内容和设计目标 | 第16-17页 |
2 MCS8051 IP软核的数字系统建摸分析 | 第17-25页 |
·数字系统建模中模型的概念 | 第17页 |
·建模的域和层次 | 第17-20页 |
·建模语言 | 第20-22页 |
·基于HDL的ASIC/FPGA设计流程 | 第22-23页 |
·自顶向下(Top-Down)设计的基本概念 | 第23-25页 |
3 MCS8051软核分析与优化 | 第25-43页 |
·顶层模块 | 第25-27页 |
·指令译码模块 | 第27-33页 |
·时钟域 | 第33页 |
·存储器接口 | 第33-34页 |
·定时器/计数器,串行接口,中断 | 第34页 |
·可选择执行的指令 | 第34-35页 |
·并行I/O口 | 第35-36页 |
·指令执行优化 | 第36-38页 |
·算术和逻辑指令 | 第38页 |
·数据传送类指令 | 第38-39页 |
·位操作类指令 | 第39-40页 |
·程序跳转 | 第40-41页 |
·寻址模式 | 第41-42页 |
·中断 | 第42-43页 |
4 仿真与验证 | 第43-61页 |
·设计流程中的验证(验证层次) | 第43-47页 |
·仿真验证的工具和方法 | 第47-61页 |
5 硬件验证 | 第61-68页 |
·LED灯闪烁实验 | 第61-63页 |
·步进电机驱动试验 | 第63-68页 |
6 结论 | 第68-69页 |
参考文献 | 第69-71页 |
攻读硕士学位期间发表学术论文情况 | 第71-73页 |
致谢 | 第73页 |