高速电磁阀试验台设计
| 摘要 | 第1-16页 |
| Abstract | 第16-17页 |
| 第一章 绪论 | 第17-21页 |
| ·引言 | 第17页 |
| ·国内外研究的现状 | 第17-18页 |
| ·研究目标 | 第18页 |
| ·课题研究的意义 | 第18页 |
| ·课题来源 | 第18-19页 |
| ·主要研究内容 | 第19页 |
| ·实现的方法 | 第19-21页 |
| 第二章 相关概念和技术原理 | 第21-42页 |
| ·计算机监控系统 | 第21-22页 |
| ·PLC(可编程序控制器) | 第22-33页 |
| ·PLC概述 | 第22-23页 |
| ·Siemens PLC S7-200 | 第23页 |
| ·S7-200 PLC结构特点 | 第23-24页 |
| ·S7-200主要功能特点 | 第24-25页 |
| ·S7-200 CPU扩展模块与系统扩展 | 第25-29页 |
| ·自由口通信 | 第29-31页 |
| ·PWM/PTO功能编程 | 第31-33页 |
| ·研华PCI-1716采集卡 | 第33-37页 |
| ·DLL 32位驱动程序概览 | 第34页 |
| ·动态数据采集程序的实现 | 第34-35页 |
| ·动态采集程序涉及到驱动程序中部分概念的分析 | 第35-36页 |
| ·使用的缓冲区 | 第35-36页 |
| ·双缓冲区 | 第36页 |
| ·循环和非循环 | 第36页 |
| ·动态采集程序涉及到驱动程序中一些参数的分析 | 第36-37页 |
| ·PTFAICheck结构的HalfReady域 | 第36页 |
| ·ADSEVTBUFCHANGE事件的触发时机 | 第36-37页 |
| ·增益列表起始地址 | 第37页 |
| ·CheckEvent的检查周期 | 第37页 |
| ·变频器调速PID控制技术 | 第37-42页 |
| ·概述 | 第37-38页 |
| ·PID调节功能 | 第38-42页 |
| 第三章 试验台总体设计 | 第42-46页 |
| ·需求指标 | 第42页 |
| ·技术方案 | 第42页 |
| ·资源选型 | 第42-43页 |
| ·试验台系统结构和功能概述 | 第43-46页 |
| ·试验台系统结构 | 第43-44页 |
| ·系统硬件组成 | 第44-45页 |
| ·系统功能原理 | 第45-46页 |
| 第四章 PLC下位机程序设计 | 第46-50页 |
| ·所要实现的功能介绍 | 第46页 |
| ·PLC的I/O资源配置 | 第46页 |
| ·控制系统 PLC程序设计 | 第46-50页 |
| ·主程序 | 第47页 |
| ·初始化子程序 | 第47-48页 |
| ·PLC与上位机通信子程序 | 第48-49页 |
| ·获取采集数据子程序 | 第49页 |
| ·中断程序 | 第49-50页 |
| 第五章 上位机监控程序设计 | 第50-58页 |
| ·主界面窗体 | 第50-54页 |
| ·主界面窗体实现的程序流程 | 第51页 |
| ·上位机与 PLC通信程序 | 第51-52页 |
| ·实时曲线程序 | 第52-54页 |
| ·历史回放的显示 | 第54页 |
| ·传感器参数设定子窗体 | 第54页 |
| ·PCI-1716数据采集子窗体 | 第54-56页 |
| ·PCI-1716采集子程序设计 | 第55页 |
| ·PCI-1716采集卡参数设定 | 第55-56页 |
| ·串口通信设置子窗体 | 第56-58页 |
| 第六章 系统的抗干扰技术 | 第58-61页 |
| ·干扰技术的重要性 | 第58页 |
| ·干扰信号源和侵入途径 | 第58-59页 |
| ·抗干扰措施 | 第59页 |
| ·针对本系统的抗干扰措施 | 第59-61页 |
| ·变频器干扰 | 第59-60页 |
| ·线路抗干扰的技术实现方法 | 第60页 |
| ·系统中软件抗干扰的技术实现 | 第60-61页 |
| 第七章 设计总结 | 第61-62页 |
| 致谢 | 第62-63页 |
| 参考文献 | 第63-65页 |
| 论文发表 | 第65-66页 |