DSP监控的数字示波器关键技术研究
| 第一章 引言 | 第1-12页 |
| ·课题的提出 | 第8页 |
| ·数字存储示波器的简介 | 第8-9页 |
| ·数字示波器的发展现状 | 第9页 |
| ·课题的主要工作 | 第9-12页 |
| 第二章 DSP 及外围电路设计 | 第12-32页 |
| ·DSP 型号选择 | 第12-13页 |
| ·TMS320C6205 主要特性 | 第13-14页 |
| ·C6205 的芯片设置 | 第14-19页 |
| ·C6205 系统时钟 | 第15-16页 |
| ·C6205 的存储空间映射方式 | 第16-17页 |
| ·引导模式 | 第17-19页 |
| ·C6205 与外部存储器的接口设计 | 第19-30页 |
| ·外部存储器接口 EMIF 简介 | 第19-22页 |
| ·C6205 EMIF 与 Flash 接口设计 | 第22-26页 |
| ·C6205 EMIF 与 FPGA 接口 | 第26-30页 |
| ·C6205 的其它外围电路 | 第30-31页 |
| ·系统供电电源设计 | 第30-31页 |
| ·C6205 的复位及电源监控电路 | 第31页 |
| ·本章小结 | 第31-32页 |
| 第三章 数据采集电路的设计 | 第32-41页 |
| ·时钟电路 | 第33-34页 |
| ·A/D 复位电路 | 第34-35页 |
| ·通道 | 第35-37页 |
| ·数据采集电路 | 第37-40页 |
| ·A/D 模数转换器的性能特点 | 第37-39页 |
| ·A/D 转换器 AD77xx 接口电路设计 | 第39-40页 |
| ·本章小结 | 第40-41页 |
| 第四章 FPGA 设计控制逻辑电路 | 第41-58页 |
| ·可编程逻辑器件 | 第41-42页 |
| ·可编程逻辑器件的发展 | 第41-42页 |
| ·可编程逻辑器件的特点 | 第42页 |
| ·FPGA 中控制逻辑电路总体结构 | 第42-43页 |
| ·DSP 接口模块设计 | 第43-45页 |
| ·参数控制电路设计 | 第43-44页 |
| ·命令控制电路设计 | 第44-45页 |
| ·时基模块设计 | 第45-51页 |
| ·时钟分频电路 | 第45-48页 |
| ·时钟使能产生电路 | 第48-51页 |
| ·数据采集模块 | 第51页 |
| ·采集控制模块 | 第51-55页 |
| ·采集过程模块 | 第52-54页 |
| ·触发模块 | 第54-55页 |
| ·采集 RAM 控制模块 | 第55-57页 |
| ·本章小结 | 第57-58页 |
| 第五章 系统调试 | 第58-65页 |
| ·硬件调试报告 | 第58-59页 |
| ·DSP 调试程序及测试波形图 | 第59-60页 |
| ·误差讨论 | 第60-62页 |
| ·抗干扰设计 | 第62-65页 |
| ·合理的布局布线 | 第63页 |
| ·合理接地 | 第63页 |
| ·电源去耦与滤波 | 第63-65页 |
| 第六章 结论 | 第65-66页 |
| 参考文献 | 第66-67页 |
| 致谢 | 第67-68页 |