摘要 | 第1-7页 |
ABSTRACT | 第7-9页 |
第一章 引言 | 第9-23页 |
·微处理器工艺水平 | 第9-11页 |
·半导体工艺水平发展预测 | 第9-10页 |
·微处理器发展预测 | 第10-11页 |
·现有体系结构评述 | 第11-20页 |
·超标量结构 | 第11-15页 |
·超长指令字结构 | 第15-17页 |
·多线程结构 | 第17-19页 |
·单芯片多处理器 | 第19-20页 |
·本文的工作 | 第20-21页 |
·论文结构 | 第21-23页 |
第二章 共享多端口数据Cache结构:SMPDCA | 第23-37页 |
·问题:Cache私有还是共享? | 第23-26页 |
·SMP结构 | 第23-25页 |
·SCMP结构 | 第25-26页 |
·SMPDCA结构模型 | 第26-29页 |
·SMPDCA结构模型 | 第26页 |
·SMPDCA结构模块单元的功能说明 | 第26-28页 |
·共享数据Cache的几点考虑 | 第28-29页 |
·SMPDCA结构的优缺点 | 第29-33页 |
·SMPDCA结构的优点 | 第29-32页 |
·SMPDCA结构存在的问题 | 第32-33页 |
·结构比较 | 第33-35页 |
·小结 | 第35-37页 |
第三章 Cache-主存映像策略 | 第37-47页 |
·实现多端口Cache的方法 | 第37-38页 |
·直接映像 | 第38-41页 |
·用高4位来标识共享数据Cache的端口 | 第38-39页 |
·用低4位来标识共享数据Cache的端口 | 第39-40页 |
·方案分析 | 第40-41页 |
·组相联映像 | 第41-43页 |
·特殊的区段映像策略 | 第43-44页 |
·其余Cache设计策略 | 第44-45页 |
·Cache的工作流程及结构框图 | 第45-46页 |
·小结 | 第46-47页 |
第四章 同步通信机制 | 第47-53页 |
·同步通信机制的重要性 | 第47-48页 |
·细粒度同步机制 | 第48-50页 |
·同步原语 | 第48页 |
·同步流程 | 第48-50页 |
·模拟时所采用的同步机制 | 第50-51页 |
·小结 | 第51-53页 |
第五章 性能分析 | 第53-67页 |
·性能模拟环境-RSIM | 第53-55页 |
·模拟测试程序 | 第55-56页 |
·性能模拟方法 | 第56页 |
·数据Cache命中率比较 | 第56-59页 |
·模拟结果 | 第56-59页 |
·模拟结果分析 | 第59页 |
·通信开销比较 | 第59-62页 |
·模拟结果 | 第59-61页 |
·模拟结果分析 | 第61-62页 |
·共享数据Cache的访问延迟对性能的影响 | 第62-63页 |
·模拟结果 | 第62页 |
·模拟结果分析 | 第62-63页 |
·执行时间比较 | 第63-66页 |
·模拟结果 | 第63-65页 |
·模拟结果分析 | 第65-66页 |
·小结 | 第66-67页 |
第六章 SMPDCA结构的硬件实现代价 | 第67-77页 |
·问题:SMPDCA结构是否可行? | 第67页 |
·SS结构 | 第67-69页 |
·PCA结构 | 第69-70页 |
·SMPDCA结构 | 第70-71页 |
·性能模拟分析 | 第71-74页 |
·性能模拟环境 | 第71页 |
·性能模拟结果 | 第71-74页 |
·模拟结果分析 | 第74页 |
·小结 | 第74-77页 |
第七章 提高共享数据Cache的带宽 | 第77-89页 |
·提高带宽的重要性 | 第77页 |
·提高带宽的方法 | 第77-79页 |
·更多的访问端口 | 第79-81页 |
·方法描述 | 第79页 |
·性能模拟参数 | 第79-80页 |
·性能模拟结果 | 第80-81页 |
·非阻塞Cache | 第81-84页 |
·方法描述 | 第81-82页 |
·性能模拟参数 | 第82页 |
·性能模拟结果 | 第82-84页 |
·快速命中缓冲区(QHB) | 第84-87页 |
·方法描述 | 第84-85页 |
·性能模拟参数 | 第85页 |
·性能模拟结果 | 第85-86页 |
·结果分析 | 第86-87页 |
·小结 | 第87-89页 |
第八章 结束语 | 第89-92页 |
·所做的工作和创新 | 第89-90页 |
·下一步的工作 | 第90-92页 |
攻读博士学位期间发表的论文 | 第92-93页 |
致谢 | 第93-94页 |
参考文献 | 第94-97页 |