视频编解码专用处理器及其VLSI实现研究
致谢 | 第1-6页 |
摘要 | 第6-8页 |
Abstract | 第8-16页 |
第1章 绪论 | 第16-25页 |
·课题背景及意义 | 第16-21页 |
·本文研究内容及主要创新点 | 第21-23页 |
·论文结构 | 第23-25页 |
第2章 视频编码技术和编码标准 | 第25-46页 |
·引言 | 第25页 |
·视频编码技术 | 第25-31页 |
·帧内预测编码 | 第25-26页 |
·帧间预测编码 | 第26-27页 |
·变换编码 | 第27-28页 |
·量化编码 | 第28-29页 |
·统计编码 | 第29-31页 |
·视频编码标准 | 第31-45页 |
·H.261 | 第31-32页 |
·MPEG-1 | 第32页 |
·MPEG-2 | 第32-33页 |
·H.263 | 第33-34页 |
·MPEG-4 | 第34页 |
·H.264/AVC编码标准 | 第34-38页 |
·AVS编码标准 | 第38-41页 |
·VC-1编码标准 | 第41-45页 |
·本章小结 | 第45-46页 |
第3章 视频处理器 | 第46-64页 |
·视频压缩算法分析 | 第46-50页 |
·复杂度分析 | 第46-48页 |
·并行性分析 | 第48-50页 |
·视频处理器分类 | 第50-63页 |
·专用功能单元集成结构 | 第50-51页 |
·通用处理器多媒体指令扩展 | 第51-54页 |
·可重配置处理器 | 第54-55页 |
·可编程专用处理器 | 第55-63页 |
·本章小结 | 第63-64页 |
第4章 比特流处理器设计 | 第64-82页 |
·引言 | 第64-68页 |
·H.264/AVC中CAVLC编码原理 | 第64-67页 |
·专用结构的必要性 | 第67-68页 |
·比特流处理器相关研究 | 第68-70页 |
·比特流处理器设计 | 第70-78页 |
·变长解码专用指令 | 第70-75页 |
·硬件结构 | 第75-77页 |
·实验结果及性能比较 | 第77-78页 |
·应用实例Spock处理器 | 第78-80页 |
·本章小节 | 第80-82页 |
第5章 并行存储器结构设计 | 第82-101页 |
·引言 | 第82页 |
·并行存储器相关研究 | 第82-85页 |
·视频应用中的数据存储格式 | 第85-87页 |
·并行存储方案设计 | 第87-91页 |
·连续访问的A-scheme方案 | 第88-89页 |
·间隔访问的S-scheme方案 | 第89-91页 |
·硬件实现结构 | 第91-95页 |
·仿真结果及比较 | 第95-98页 |
·性能比较 | 第98-100页 |
·本章小节 | 第100-101页 |
第6章 Schubert视频处理器设计 | 第101-126页 |
·引言 | 第101-102页 |
·EDO-SIMD指令体系结构 | 第102-104页 |
·Schubert视频处理器体系架构 | 第104-105页 |
·Schubert视频专用指令集扩展 | 第105-117页 |
·余弦变换类 | 第106-110页 |
·运动估计 | 第110-111页 |
·预测和插值(FIR类) | 第111-112页 |
·环内去块效应滤波 | 第112-117页 |
·指令集性能评估 | 第117-121页 |
·余弦变换 | 第118-119页 |
·环内去块效应滤波 | 第119-120页 |
·H.264解码应用 | 第120-121页 |
·微体系结构设计与实现 | 第121-124页 |
·数据通路 | 第121-123页 |
·存取单元 | 第123-124页 |
·VLSI实现结果 | 第124-125页 |
·本章小节 | 第125-126页 |
第7章 总结与展望 | 第126-129页 |
·论文总结 | 第126-127页 |
·未来工作展望 | 第127-129页 |
参考文献 | 第129-136页 |
作者简历及在学位期间所取得的科研成果 | 第136页 |