首页--工业技术论文--无线电电子学、电信技术论文--电子元件、组件论文--电声器件论文

基于可重构技术的声码器研究

摘要第1-6页
Abstract第6-10页
第1章 绪论第10-16页
   ·研究背景及意义第10-11页
   ·国内外研究现状第11-14页
     ·可重构计算的研究与进展第11-13页
     ·声码器的研究与进展第13-14页
   ·论文的主要研究内容第14页
   ·论文的组织结构第14-16页
第2章 可重构计算与iLBC语音编解码过程第16-30页
   ·可重构计算第16-21页
     ·可重构计算平台FPGA简介第16-17页
     ·基于 FPGA的开发流程第17-21页
   ·iLBC编码过程第21-25页
     ·预处理第22页
     ·LPC系数的计算与量化第22页
     ·残差信号的计算第22-23页
     ·感知权重滤波器第23页
     ·开始状态编码第23-24页
     ·乘余信号编码第24-25页
     ·增益修正第25页
     ·数据包封装第25页
   ·iLBC解码过程第25-29页
     ·LPC滤波器的重建第26页
     ·构造开始状态第26-27页
     ·解码生成残差信号第27页
     ·丢包处理第27页
     ·语音增强第27-29页
     ·综合滤波器第29页
     ·高通后滤波器第29页
   ·本章小结第29-30页
第3章 自相关计算模块的定点化与 IP核设计第30-43页
   ·定点和浮点的基本概念第30-32页
     ·定点的概念第30-31页
     ·浮点的概念第31-32页
     ·iLBC的浮点与定点算法第32页
   ·基于 MATLAB的浮点算法转换与验证第32-36页
     ·浮点 C语言到 MATLAB语言浮点算法的转换第32-35页
     ·MATLAB语言浮点算法的验证第35-36页
   ·算法的定点转化与验证第36-42页
     ·浮点数到定点数的转化第36-39页
     ·定点算法的验证第39-40页
     ·定点模型的硬件实现与仿真第40-42页
   ·本章小结第42-43页
第4章 自相关计算模块的并行化设计第43-50页
   ·并行设计概述第43页
   ·并行计算基本单元设计第43-46页
   ·并行体系结构设计第46-47页
   ·并行计算模型的仿真结果与分析第47-48页
   ·本章小结第48-50页
第5章 基于 SoC的自相关计算 IP核验证第50-57页
   ·验证平台设计第50-54页
     ·DSP与 FPGA结合验证平台第50页
     ·SoC验证平台第50-52页
     ·实验条件第52-54页
   ·综合结果与性能分析第54-56页
   ·本章小结第56-57页
结论第57-58页
参考文献第58-61页
攻读硕士学位期间发表的论文及取得的科研成果第61-62页
致谢第62页

论文共62页,点击 下载论文
上一篇:水声信道仿真与声线修正技术研究
下一篇:压控振荡器的设计与优化