提要 | 第1-7页 |
第1章 绪论 | 第7-11页 |
·课题研究背景 | 第7-8页 |
·课题理论依据 | 第8-9页 |
·本文的组织结构 | 第9-11页 |
第2章 FPGA概述 | 第11-22页 |
·可编程逻辑设计技术简介 | 第11-12页 |
·可编程逻辑器件发展简史 | 第11页 |
·可编程逻辑器件分类 | 第11-12页 |
·FPGA 技术的发展历史和动向 | 第12-15页 |
·FPGA 技术的发展历史 | 第12-13页 |
·FPGA 技术的发展动向 | 第13-15页 |
·FPGA 的体系结构 | 第15-17页 |
·可编程I/O 单元 | 第15页 |
·基本可编程逻辑单元 | 第15-16页 |
·步线互连资源 | 第16页 |
·嵌入式块RAM | 第16-17页 |
·嵌入式功能单元 | 第17页 |
·内嵌专用硬核 | 第17页 |
·FPGA 的设计方法与设计流程 | 第17-19页 |
·FPGA 的常用开发工具 | 第19-21页 |
·Quartus Ⅱ 简介 | 第19-20页 |
·Quartus Ⅱ 的设计特点 | 第20-21页 |
·本章小结 | 第21-22页 |
第3章 基于FPGA的快速分包系统的总体设计 | 第22-35页 |
·基于FPGA 的快速分包系统的总体设计 | 第22-26页 |
·SOPC 简介 | 第24-25页 |
·Nios Ⅱ 软核处理器的特性 | 第25-26页 |
·利用 SOPC Builder 进行硬件开发 | 第26-30页 |
·SOPC Builder 简介 | 第27-28页 |
·Nios Ⅱ 硬件组成 | 第28页 |
·Nios Ⅱ 系统模块的生成 | 第28-30页 |
·利用 Nios Ⅱ IDE 进行软件开发 | 第30-34页 |
·NiosⅡ IDE 简介 | 第31-32页 |
·HAL 简介 | 第32-33页 |
·LwIP 简介 | 第33-34页 |
·本章小结 | 第34-35页 |
第4章 基于FPGA的快速分包系统的实现及结果分析 | 第35-47页 |
·基于FPGA 的快速分包系统的实现 | 第35-45页 |
·LAN91C111 以太网控制器驱动的接口 | 第35-39页 |
·网络包存储模块 | 第39-41页 |
·中断处理模块 | 第41-42页 |
·DMA 传输模块 | 第42-43页 |
·过滤规则模块 | 第43-45页 |
·实验结果及结论 | 第45-46页 |
·吞吐量测试 | 第45页 |
·丢包率测试 | 第45-46页 |
·实验结论 | 第46页 |
·本章小结 | 第46-47页 |
第5章 总结与展望 | 第47-48页 |
·本文工作总结 | 第47页 |
·课题的展望 | 第47-48页 |
参考文献 | 第48-50页 |
致谢 | 第50-51页 |
摘要 | 第51-53页 |
Abstract | 第53-55页 |