基于DM642的视频压缩系统设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景 | 第7-8页 |
| ·研究现状 | 第8-9页 |
| ·本论文的内容结构 | 第9-11页 |
| 第二章 视频压缩标准 | 第11-17页 |
| ·视频压缩标准选择 | 第11页 |
| ·H.264 标准概述 | 第11-13页 |
| ·H.264 的档次 | 第11-12页 |
| ·帧的类型 | 第12页 |
| ·编码框架 | 第12-13页 |
| ·H.264 的关键技术 | 第13-16页 |
| ·分层编码 | 第13-14页 |
| ·帧内预测 | 第14页 |
| ·帧间预测 | 第14-15页 |
| ·率失真优化模型 | 第15页 |
| ·整数DCT | 第15-16页 |
| ·熵编码 | 第16页 |
| ·本章小结 | 第16-17页 |
| 第三章 硬件系统设计 | 第17-29页 |
| ·总体设计 | 第17-20页 |
| ·DSP启动时的模式配置 | 第20-22页 |
| ·DSP内核时钟频率配置 | 第20页 |
| ·引导方式配置 | 第20-21页 |
| ·EMIF频率选择 | 第21页 |
| ·EMAC/PCI模式选择 | 第21页 |
| ·ENDIAN模式选择 | 第21-22页 |
| ·EMIF接口设计 | 第22-23页 |
| ·视频模块设计 | 第23-25页 |
| ·TMS320DM642 的视频端口 | 第23-24页 |
| ·视频采集模块 | 第24-25页 |
| ·视频显示模块 | 第25页 |
| ·网络模块设计 | 第25-26页 |
| ·电源设计 | 第26-27页 |
| ·高速PCB设计 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 第四章 DSP软件设计 | 第29-43页 |
| ·实时操作系统DSP/BIOS | 第29-30页 |
| ·视频驱动程序设计 | 第30-33页 |
| ·类驱动程序设计 | 第31-32页 |
| ·微型驱动程序设计 | 第32-33页 |
| ·RF5 参考框架 | 第33-35页 |
| ·DSP应用程序设计 | 第35-39页 |
| ·视频处理模块设计 | 第35-37页 |
| ·网络通信模块设计 | 第37-39页 |
| ·DSP程序固化及BOOTLOAD | 第39-41页 |
| ·DSP程序固化 | 第40页 |
| ·DSP程序BOOTLOAD | 第40-41页 |
| ·本章小结 | 第41-43页 |
| 第五章 系统调试 | 第43-48页 |
| ·硬件测试 | 第43-44页 |
| ·软硬件联合测试 | 第44-45页 |
| ·软件调试及优化 | 第45-46页 |
| ·调试结果及分析 | 第46-48页 |
| 第六章 总结与展望 | 第48-49页 |
| ·总结 | 第48页 |
| ·展望 | 第48-49页 |
| 致谢 | 第49-50页 |
| 参考文献 | 第50-52页 |
| 研究成果 | 第52-53页 |