摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 引言 | 第8-13页 |
·研究背景及意义 | 第8-11页 |
·RFID 技术的优势 | 第8-10页 |
·RFID 技术的应用 | 第10-11页 |
·技术现状及发展趋势 | 第11-12页 |
·论文的研究内容及安排 | 第12-13页 |
第二章 RFID 系统介绍及协议分析 | 第13-30页 |
·RFID 系统的组成及工作原理 | 第13页 |
·RFID 系统的分类 | 第13-15页 |
·ISO/IEC 18000-6B 国际标准 | 第15-30页 |
·ISO/IEC 18000-6B 物理接口 | 第15-18页 |
·ISO/IEC 18000-6B 命令、应答及协议描述 | 第18-28页 |
·ISO/IEC 18000-6 typeB 防碰撞机制 | 第28-30页 |
第三章 编解码器及其外围模块的前端设计 | 第30-54页 |
·数字电路和模拟前端的接口定义 | 第30页 |
·数字电路总体模块划分 | 第30-32页 |
·时钟产生模块的设计 | 第32-33页 |
·曼彻斯特解码器的设计 | 第33-41页 |
·曼彻斯特解码器的功能描述 | 第33页 |
·曼彻斯特解码器的设计算法分析 | 第33-36页 |
·曼彻斯特解码器的接口描述 | 第36-37页 |
·曼彻斯特解码器的设计实现 | 第37-41页 |
·CRC 模块的设计 | 第41-45页 |
·CRC 校验的原理 | 第41页 |
·CRC-16 的定义及算法 | 第41-42页 |
·CRC 模块的接口描述 | 第42-43页 |
·CRC 模块的设计实现及仿真结果 | 第43-45页 |
·EEPROM 控制模块的设计 | 第45-48页 |
·EEPROM 模块内部设计框图 | 第45-46页 |
·EEPROM 读写操作时序分析 | 第46-47页 |
·仿真结果 | 第47-48页 |
·FM0 编码器的设计 | 第48-54页 |
·FM0 编码器功能描述 | 第48-49页 |
·FM0 编码器的设计算法分析 | 第49-52页 |
·FM0 编码器的接口描述 | 第52-53页 |
·FM0 编码器的设计实现 | 第53-54页 |
第四章 FPGA 验证平台的搭建 | 第54-59页 |
·FPGA 验证的必要性和优势 | 第54页 |
·FPGA 的选取 | 第54-55页 |
·FPGA 验证流程 | 第55-56页 |
·编解码器及其外围模块的验证仿真结果 | 第56-59页 |
第五章 编解码器及其外围模块的 ASIC 综合 | 第59-65页 |
·数字芯片的ASIC 设计流程 | 第59-60页 |
·逻辑综合概述 | 第60页 |
·Design Compiler 逻辑综合过程 | 第60-61页 |
·编解码器及其外围模块的综合 | 第61-65页 |
第六章 结论与展望 | 第65-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-70页 |
攻硕期间取得的研究成果 | 第70-71页 |